【正确答案】正确答案:该图表示二模块交叉存储器方框图。 (1)图中两个模块总容量为2MB(512K×32位),由8片256K×4位的DRAM芯片组成。为简化将2片DRAM与一个256K×8位的方框表示。数据总线宽度32位。地址总线宽度24位。 (2)芯片采用行列阵列,有读写周期和刷新周期。在读/写周期时,在行选通信号

有效下输入行地址,在列选通信号

有效下输入列地址,如果是读周期,此位组内容被读出:如果是写周期,将总线上数据写入此位组。刷新周期是

有效下输入刷新的地址,此地址指示的一行所有存储元全部被再生。 (3)由图可知,24位存储器物理地址指定的系统主存总容量可达16MB,按“存储体一块一字”进行寻址。其中高3位用于存储体选择,对于8个2MB存储体进行8选1。A
20
~A
3
的18位地址用于模块中256K个存储字的选择,它们分为行、列地址两部分送至芯片的9位地址引脚。A
2
用于模块选择:A
2
=0时,RAS
0
有效;A
2
=1时,RAS
1
有效。 (4)CPU给出的主存地址中没有A
1
,A
0
位。替代的是4个字节允许信号BE
3
~BE
0
,以允许对A
23
~A
2
指定的存储字(双字)中的字节或字完成读/写访问。当BE
3
~BE
0
全有效时,即完成双字存取。图中没有给出译码逻辑,暗示了
