已选分类
工学
问答题设[X]
补
=0.1011、[Y]
补
=1.1110,求[X+Y]
补
和[X-Y]
补
的值。
问答题某加法器进位链小组信号为C
4
、C
3
、C
2
、C
1
,低位来的进位信号为C
0
,请分别按下述两种方式写出C
1
、C
2
、C
3
和C
4
的逻辑表达式。
问答题某8位微型机的地址码为20位(按字节寻址),现需要为该微型机设计满足其地址空间的存储器,若使用16K×4位的RAM芯片组成模块板结构的存储器,则:
问答题假定硬件原理的响应顺序为0→1→2,试设置中断屏蔽字,将中断优先顺序改为1→2→0。
问答题如图所示,某计算机的内部数据通路如下:完成如下要求:(1)数据指令STAR1,(R2),其指令的功能是将寄存器R1的内容传送至(R2)中存储的内存地址所代表的存储单元中。请画出指令周期流程图。(2)标出各微操作信号序列。
问答题假定某计算机有A、B、C、D共4个中断源,它们的中断优先级别分别为1、2、3、4。若这4级同时发…中断请求,但要求中断处理次序为C、D、A、B。请设计各级处理程序的中断级屏蔽值,并画出进入各级中断程序的过程示意图。【清华大学2002年】
问答题用一个512K×8位的Flash存储芯片组成一个4M×32位的半导体只读存储器,存储器按字编址,试回答以下问题:
问答题(上海交通大学)解决多处理机系统中各Cache数据一致性问题的主要方法有软件方法、采用总线检测机制和采用______法。
问答题设某计算机有变址寻址、间接寻址和相对寻址等寻址方式。设当前指令的地址码部分为001AH,正在执行的指令所在地址为1F05H,变址寄存器中的内容为23A0H。
(1)当执行取数指令时,如为变址寻址方式,取出的数为多少?
(2)如为间接寻址,取出的数为多少? (3)当执行转移指令时,转移地址为多少?
已知存储器的部分地址及相应内容,见下表:
地址
内容
001AH1F05H1F1FH23A0H23BAH
23AOH2400H2500H2600H1748H
问答题设CPU有16根地址线,8条数据线,并用/MREQ做访问存储器的控制信号,使用R/W做读写命令信号。要求存储系统最低8KB的地址是系统程序区ROM,与其相邻的高8KB的地址是系统程序工作区RAM,最高区域24KB的地址是用户程序区RAM。已知ROM和RAM存储芯片都为8K×8位,要求: (1)写出每片存储芯片的地址范围(用十六进制表示); (2)自选或设计译码电路,画出CPU、译码器和存储芯片的逻辑连接图。
问答题假设:某机主存容量为2M字节,Cache容量为8K字节,采用2路组相联结构,每个数据块大小为128字节。问:
(1)Cache共分为多少组?每组有多少个数据块?
(2)主存共分多少组?每组多少个数据块?
(3)主存地址的格式(各字段名称及其位数)是什么?
(4)Cache中每个数据块对应的Tag至少应该有多少位?
(5)Cache中Tag的内容应该来自主存地址中的哪个字段?
问答题什么是半双工?什么是全双工?
问答题冯.诺依曼机是由_____、_____、_____以及输入设备、输出设备五大部件组成。
问答题把二进制数(110100110101)2转换为十六进制数。
问答题AGP比PCI在性能上有什么提高?现有哪些版本?
问答题在字长为8位的计算机中,下列数的原码、反码及补码各为多少? +18、-18、+31、-31、+127、-127
问答题PC的电源管理电路是通过什么措施来降低被控电路的功耗的?常见的PC电源管理有哪些标准?
问答题设X=2
7
×(29/32),Y=2
5
×(5/8),阶码为3位,尾数为5位(均不包含符号数),用变形补码计算X+Y,要求按照计算机中浮点数的运算方法写出详细运算步骤。
问答题推动微型计算机硬件技术发展的基本因素和显著特点是什么?计算机硬件技术发展的主要趋势有哪些?
问答题设有一个CPU的指令执行部件如下图所示,由Cache每隔100ns提供4条指令。(注:B1、B2和B3是3个相同的并行部件)一个CPU的指令执行部件
