已选分类
工学
问答题设有浮点数,x=2
5
×(+9/16),y=2
3
×(-13/16),阶码用4位(含1位符号位)补码表示,尾数用5位(含1位符号位)补码表示,求真值x/y=?要求写出完整的浮点运算步骤,并要求直接用补码加减交替法完成尾数除法运算。
问答题某计算机字节长为16位,主存地址空间大小为128KB,按字编址。采用单字长指令格式,指令各字段定义如下图所示。图单字长指令格式转移指令采用相对寻址方式,相对偏移用补码表示,寻址方式的定义见下表。{{B}}表寻址方式的定义{{/B}}Ms/Md寻址方式助记符含义000B寄存器直接Rn操作数=(Rn)001B寄存器间接(Rn)操作数=((Rn))010B寄存器间接、自增(Rn)+操作数=((Rn)),(Rn)+1→Rn011B相对D(Rn)转移目标地址=(PC)+(Rn)注:(x)表示存储地址x或寄存器x的内容。回答下列问题:
问答题计算机系统总线经历了怎样的一个发展历程?
问答题PC的中断控制电路有哪两种类型?它们分别用在什么场合?它们的主要工作是什么?有什么异同?
问答题设二进制浮点数的阶码有3位、阶符1位、尾数6位、尾符1位,分别将下列各数表示成规格化的浮点数。 (1) X=1111.0111 (2) Y=-1111.01011 (3) Z=-65/128 (4) W=+129/64
问答题试简要说明半导体存储器如何分类?
问答题若字长为32位的二进制数用补码表示时,试写出其范围的一般表示式及其负数的最小值与正数的最大值。
问答题某计算机有如下部件:ALU,移位器,主存M,主存数据寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0~R1,暂存器C和D。(1)请将各逻辑部件组成一个数据通路,并标明数据流向。(2)画出“ADDR1,(R2)+”指令的指令周期流程图,指令功能是(R1)+((R2))→R1。
问答题简述中断的作用。
问答题用2K×4位/片的RAM存储芯片构成一个8KB的存储器,地址总线为A
15
(高位)~A
0
(低位),数据总线D
7
(高位)~D
0
(低位),控制读/写信号线。请写出片选逻辑式,画出芯片级连逻辑图,注意各信号线。
问答题分布式裁决方式有哪些?
问答题一次中断过程大致可以分为哪几个过程?
问答题设某计算机有变址寻址、间接寻址和相对寻址等寻址方式,一个指令字长等于一个存储字。设当前指令的地址码部分为001AH,正在执行的指令所在地址为1F05H,变址寄存器中的内容为23A0H。已知存储器的部分地址及相应内容见下表。
{{B}}存储器的部分地址及相应内容{{/B}}
地 址
内 容
001AH
23A0H
1F05H
2400H
1F1FH
2500H
23A0H
2600H
23BAH
1748H
问答题某指令系统指令字长为20位,具有双操作数、单操作数和无操作数三类指令形式,每个操作数地址规定用6位表示。【上海大学2001年】
问答题某16位字长计算机的运算器采用74181和74182电路芯片来设计,各位间的进位采用全并行的方法。
(1)问需要74181和74182芯片各多少个?
(2)画芯片连接图。
问答题HyperTransport总线在系统总线中有何特点?它最初的设计目的是什么?其实际使用效果如何?
问答题若有4种微处理器的地址引脚数分别为8条、16条、20条以及32条,试问这4种微处理器分别能寻址多少字节的存储单元?
问答题某机CPU芯片的主振频率为8MHz,其时钟周期是多少μs?若已知每个机器周期平均包含4个时钟周期,该机的平均指令执行速度为0.8MIPS,试问: (1)平均指令周期是多少肚s? (2)平均每个指令周期含有多少个机器周期? (3)若改用时钟周期为0.4μs的CPU芯片,则计算机的平均指令执行速度又是多少? (4)若要得到40万条/s的指令执行速度,则应采用主振频率为多少MHz的CPU芯片?
问答题试说明存储器读操作和写操作的主要区别。
问答题设SP=2000H,AX=3000H,BX=5000H,执行下列片段程序后,问SP=?AX=?BX=? PUSH AX PUSH BX POP AX
