已选分类
工学
问答题用16K×8位的SRAM芯片组成64K×16位的存储器,该存储器按16位字编址,画出存储器扩展图。
问答题有一全相联Cache系统,Cache由8个块构成,CPU送出的主存地址流序列分别为01101B、10010B、01101B、01000B、10010B、00100B、01000B和01010B,即十进制为14、18、14、18、8、4、8、10。求:
问答题什么叫中断?什么叫中断源?有哪些中断源?
问答题假定在设计机器的指令系统时,对条件转移指令的设计有以下两种不同的选择:
(1)CPU
A
采用一条比较指令来设置相应的条件码,然后测试条件码进行转移。
(2)CPU
B
在转移指令中包含比较过程。
在两种CPU中,条件转移指令需要2个时钟周期,而其他的指令只需1个时钟周期。又假设在CPU
A
上,要执行的指令中只有20%是条件转移指令,由于每条条件指令都需要一条比较指令,因此,比较指令也占用20%。由于CPU
A
在转移时不需要比较,因此假设它的时钟周期时间比CPU
B
快1.25倍。问:
(1)哪一个CPU更快?
(2)如果CPU
A
的时钟周期时间仅仅比CPU
B
快1.1倍,哪个CPU更快?
问答题对于使用一个硬件上已经接通的串行接口(例如Inter 8251),你准备做哪些工作?
问答题若要将AL中的8位二进制数按逆序重新排列,试编写一段程序实现该逆序排列。
问答题假设指令流水线分为取指令(IF)、指令译码/读寄存器(ID)、执行/有效地址计算(EX)、存储器访问(MEM)、结果写回寄存器(WB)5个过程段。现有下列指令序列进入该流水线。
①ADD R1,R2,R; ②SUB R4,R1,R5; ③AND
R6,R1,R7; ④OR R8,R1,R9; ⑤XOR
R10,R1,R11; 请回答以下问题:
问答题PCI总线是在什么情况下被取代的?
问答题数字式计算机与模拟计算机相比,其主要性能特点是什么?
问答题简述什么是快速执行引擎及双倍算术逻辑单元架构技术?
问答题假设某字长为8位的计算机中,带符号整数采用补码表示,x=-68,y=-80,x和y分别存放在寄存器A和B中。请回答下列问题(要求最终用十六进制表示二进制序列)。
问答题说明只写一次型光盘的原理性组成。
问答题试编写一个有符号数比较子程序。已知子程序的出入口参数是: ;入口参数:AR=有符号数x、IX=符号数y的地址 ;出口参数:CF=0、zF=0 (x>y); ; CF=0、ZF=1 (x=y); ; CF=1、ZF=0 (x<y)。
问答题下面是一段MIPS指令序列: 1 add $t1, $s1, $s0
#R[$t1]←R[$s1]+R[$s0] 2 sub $t2, $s0, $t1
#R[$t2]←R[$s0]-R[$t1] 3 add $t3, $t3, $s2
#R[$t1]←R[$t1]+R[$t2] 4 1w $t4,100($s3)
#R[$t4]←M[R[$s3]+100]
“取指、译码/取数、执行、访存、写回”的五段流水线处理器中执行上述指令序列,请回答下列问题:
问答题设有两个定点小数X=-0.10011,Y=-0.11001,求这两个负数补码的补码。
问答题如何实现BIOS的升级?为什么要不断实现BIOS升级?
问答题某16位微型机主存地址码为24位,按字节编址,使用1M×1位的DRAM芯片组成,存储周期为0.1us,请问该机所允许的最大主存空间是多少?需用多少片DRAM芯片?若采用异步刷新方式,设存储元刷新最大间隔时间不超过8ms,则刷新定时信号的间隔时间是多少?
问答题表3-1表示使用快表(页表)的虚实地址转换条件,快表(见表3-2)存放在相联存储器中,其容量为8个存储单元。【上海大学2000年】问:
问答题已知下列是486在16位空间中使用的指令,指出其中操作数的寻址方式。
问答题假设一台使用页面虚拟存储器的计算机主存容量为16MB,虚拟存储器容量为1GB,页面大小为4K,则该计算机的虚拟地址格式为_______,如果每个页表项中包含了有效位、保护位、修改位、使用位共4位,那么每个页表项的大小为______位。页表大小为_______位。为了减少页表占用主存的数量,一般机器采用______。假定一个应用程序被分配给4个物理页框,页面访问序列为1 8 1 7 8 2 7 2 l 8 3 8 2 1 3 1 7 1 3 7,若采用LRU替换算法,缺页率为_______。
