学科分类

已选分类 工学计算机科学与技术
单选题下列关于浮点数的说法中,正确的是______。 Ⅰ.最简单的浮点数舍入处理方法是恒置“1”法 Ⅱ.IEEE 754标准的浮点数进行乘法运算的结果肯定不需要做“左规”处理 Ⅲ.浮点数加减运算的步骤中,对阶的处理原则是小阶向大阶对齐 Ⅳ.当补码表示的尾数的最高位与尾数的符号位(数符)相同时表示规格化 Ⅴ.在浮点运算过程中如果尾数发生溢出,则应进入相应的中断处理 A.Ⅱ、Ⅲ、Ⅴ B.Ⅱ、Ⅲ C.Ⅰ、Ⅱ、Ⅲ D.Ⅱ、Ⅲ、Ⅳ、Ⅴ
进入题库练习
单选题在下面几种寻址方式中, ____ 方式取操作数最快。
进入题库练习
单选题CPU响应中断必须满足的条件是______。 A.CPU接收到中断请求信号 B.CPU允许中断 C.一条指令执行完毕 D.以上都是
进入题库练习
单选题在运算器中的数据寄存器,每次运算既存放源操作数,又存放结果的是______。 A.累加寄存器 B.程序计数器 C.程序状态寄存器 D.指令寄存器
进入题库练习
单选题目前最为流行的,性价比较高的鼠标是______。 A.机械式鼠标 B.光电机械式鼠标 C.光电式鼠标 D.球式鼠标
进入题库练习
单选题对于相同位数(设为N位,不考虑符号位)的二进制补码小数和十进制小数
进入题库练习
单选题以下不属于PCI Express总线的工作方式的是( )。 A.×4 B.×16 C.×24 D.×32
进入题库练习
单选题下列I/O控制方式中,主要由硬件而不是软件实现数据传送的方式是______。 A.程序查询方式 B.程序中断方式 C.DMA方式 D.无条件程序控制方式
进入题库练习
单选题CPU执行一段程序时,Cache完成存取的次数为3800次,主存完成存取的次数为200次,已知Cache存取周期为50ns,主存为250ns,那么Cache/主存系统的效率为______。 A.86.3% B.87.2% C.83.3% D.85.5%
进入题库练习
单选题包括指令相关、访存操作数相关和通用寄存器组相关等这些,都是由于在机器同时解释的多条指令之间出现了对同一个单元的( )要求。
进入题库练习
单选题字长相同的两种浮点数,第一种阶码位数较多,尾数位数少,第二种阶码位数少,尾数位数多,阶的底数都是2,则____。
进入题库练习
单选题8255A的端口B的工作方式是由方式控制字的________应决定。 A.D6和D5 B.D7 C.D2 D.D5和D4
进入题库练习
单选题下列选项中,能引起外部中断请求的事件是______。 A.鼠标输入 B.除数为0 C.浮点运算下溢 D.访存缺页
进入题库练习
单选题通常划分计算机发展时代是以 ____ 为标准的。
进入题库练习
单选题微型计算机配置高速缓冲存储器是为了解决______。 A.主机与外设之间速度不匹配问题 B.CPU与辅助存储器之间速度不匹配问题 C.内存储器与辅助存储器之间速度不匹配问题 D.CPU与内存储器之间速度不匹配问题
进入题库练习
单选题下列关于通道指令的叙述中,错误的是______。 A.通道指令是对具有通道的I/O系统专门设置的指令 B.通道指令是I/O设备用于执行I/O操作的指令 C.通道程序是由通道指令组成的 D.通道指令是通道自身的指令,用来执行I/O操作
进入题库练习
单选题与本指令的地址有关的寻址方式是 ____ 。
进入题库练习
单选题指令系统中采用不同寻址方式的目的是( )。 A.实现存储程序和程序控制 B.缩短指令长度,扩大寻址空间,提高编程灵活性 C.可以直接访问外存 D.提高扩展操作码的可能并降低指令译码难度
进入题库练习
单选题下面关于并行传输的叙述中,不正确的是______。 A.并行总线的数据在数据线上同时有多位一起传送 B.并行传输每一位要有一根数据线,因此有多根数据线 C.衡量并行总线速度的指标是平均数据传输率,即总线上传输的平均信息量 D.为了减少线路的数量,可以将并行方式和串行方式结合起来
进入题库练习
单选题计算机使用总线结构的主要优点是便于实现积木化,其缺点是______。 A.地址信息、数据信息和控制信息不能同时出现 B.地址信息与数据信息不能同时出现 C.两种信息源的代码在总线中不能同时出现 D.以上都不对
进入题库练习