学科分类

已选分类 工学计算机科学与技术计算机系统结构
问答题80386的存储器管理单元(MMU)是如何将虚拟地址转换为物理地址的?
进入题库练习
问答题请简述总线的5个操作过程。
进入题库练习
问答题试选用最少的指令,实现下述功能。 (1) AH的高4位清零。 (2) AL的高4位取反。 (3) AL的高4位移到低4位,高4位清零。 (4) AH的低4位移到高4位,低4位清零。
进入题库练习
问答题设初值AX=0119H,执行下列程序段后,AX=? MOV CH,AH ADD AL,AH DAA XCHG AL,CH ADC AL,34H DAA MOV AH,AL MOV AL,CH HLT
进入题库练习
问答题某机字长为16位,采用定长指令格式,指令长度为16位,包含32条双地址指令、64条单地址指令和4条无操作数指令;每个地址字段占5位,请给出该机指令系统的操作码设计方案。
进入题库练习
问答题将下列十进制数转换为单精度浮点数。 (1) +1.5 (2) -10.625 (3) +100.25 (4) -1200
进入题库练习
问答题试比较同步总线与异步总线的主要特征、优缺点及其适用场合。【江苏大学2006年】
进入题库练习
问答题有一个16K×16K位的存储器,由1K×4位的DRAM芯片(内部结构为64×16,引脚同SRAM)构成,问: (1)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? (2)如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?设读/写周期为0.1μs,死时间率是多少?
进入题库练习
问答题Pentium的分支预测技术是怎样实现的?其预测的效率如何?
进入题库练习
问答题设主存储器容量为64Kx32位,并且指令字长、存储字长、机器字长三者相等。写出图1-1中各寄存器的位数,并指出哪些寄存器之间有信息通路。
进入题库练习
问答题SIMM内存模块有何特点?
进入题库练习
问答题写出下列机器数所能表示的最大真值和最小真值。
进入题库练习
问答题试编制一个程序,把BX寄存器中的二进制数以十六进制的形式显示在屏幕上。 注意:根据题目要求应将BX中的内容从左到右每4位一组显示出来,共显示4个十六进制数位。如果显示的数位是0~9,则把4位二进制数加上30H,转换成相应的ASCII码30H~39H;如果是A~F,则应加上37H(30H+7),转换成ASCII码41H~46H。
进入题库练习
问答题假设CPU执行某段程序时,950次从Cache得到数据,50次从主存得到数据,已知Cache存取周期为50ns,主存存取周期为200ns(设每次访问时,Cache访问与主存访问并发进行,如(Cache命中则中断主存的访问)。求: (1)Cache的命中率。 (2)平均访问时间。 (3)cache-主存系统的效率。
进入题库练习
问答题某总线时钟频率为66MHz,在一个64位总线中,总线数据传输的周期是7个时钟周期传输6个字的数据块。
进入题库练习
问答题已知Cache的命中率H=0.98,主存存取周期为180ns,是Cache存取周期的4.5倍,求Cache—主存的效率和平均访问时间。
进入题库练习
问答题设8253三个计数器的端口地址为201H、202H、203H,控制寄存器端口地址200H。输入时钟为2MHz,让1号通道周期性地发出脉冲,其脉冲周期为1ms。试编写初化程序段。
进入题库练习
问答题假设有一个计算机工程师想要设计一个新的CPU,其中运行的一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。请回答下面两个问题:
进入题库练习
问答题根据操作数所在位置,指出其寻址方式(填空): (1)操作数在寄存器中,为______寻址方式。 (2)操作数地址在寄存器,为______寻址方式。 (3)操作数在指令中,为______寻址方式。 (4)操作数地址(主存)在指令中,为______寻址方式。 (5)操作数的地址为某一寄存器内容与位移量之和,可以是______寻址方式。
进入题库练习
问答题某计算机结构如下图所示,该机字长16位.图中所有寄存器均为16位,控制器采用同步控制方式,每个机器周期包括4个节拍周期,数据总线及内总线均为16位,存储器周期与CPU节拍周期相等。减法指令SUBRO,(R1)中,源操作数(R1)为寄存器间接寻址,目的操作数R0为寄存器寻址,指令编码长度为16位。请给出该指令执行过程的微操作序列和时序安排,并详细列出每个节拍周期对应处于有效状态的控制信号。
进入题库练习