问答题比较硬布线控制和微程序控制的异同。
问答题设浮点数字长32位,其中阶码部分8位(含1位阶符),尾数部分24位(含1位数符),当阶码的基值分别是2和16时:
问答题在PC中,目前常用的硬盘接口标准有哪两种?它们的最大数据传输率分别是多少?哪种标准接口的“性能价格比”较高?
问答题计算浮点数加法X+Y,其中,X=0.1101×2
01
,Y=(-0.1010)×2
11
。
问答题假设总线时钟频率为100MHz,总线的传输周期为4个时钟周期,总线的宽度为32位,试求总线的数据传输率。若想提高一倍数据传输率,可采取什么措施?
问答题为什么要学习8086/8088 CPU的指令系统?它是按什么设计流派的理论来设计的?其主要特点是什么?
问答题把地址偏移量为100H单元开始的256个单元分别写入数据00H,01H,02H,03H,…,FFH,并用DOS功能调用显示各单元的内容。为了使显示清晰明了,要求每行显示16个数据,两个数据之间用空格分开,编写实现这一功能的汇编源程序。
问答题按照接口电路和设备的复杂程度,I/O接口的硬件可分为哪几类?试举例说明之。
问答题写出下列各种情况下用16位二进制数所能表示的数的范围(用十进制表示)以及对应的二进制代码。
问答题某半导体存储器容量为7KB,可选芯片三种:4KB/片、2KB/片、1KB/片。地址总线为A15~AO(低)。
问答题以1MHz的信号为时钟信号,利用8253产生一个周期为1ms的方波。
问答题设从键盘输入一整数的序列:a1,a2,a3,…,an,试编写算法实现:用栈结构存储输入的整数,当ai≠-1时,将ai进栈;当ai=-1时,输出栈顶整数并出栈。算法应对异常情况(入栈满等)给出相应的信息。
问答题利用INT IOH指令的2号功能将光标定在屏幕的第12行、第1列。
问答题设相对寻址的转移指令占三个字节,第一个字节是操作码,第二个字节是相对位移量(补码表示)的低8位,第三个字节是相对位移量(补码表示)的高8位。每当CPU从存储器取一个字节时,便自动完成(PC)+1→Pc。
(1)若PC当前值为256(十进制),要求转移到290(十进制),则转移指令第二、三字节的机器代码是什么(十六进制)?
(2)若PC当前值为128(十进制),要求转移到110(十进制),则转移指令第二、三字节的机器代码又是什么(十六进制)?
问答题存储器对CPU读写周期时序的最小时间要求是什么?其具体含义如何?
问答题有一台磁盘机,其平均寻道时间为30ms,平均等待时间为10ms,数据传输率为500B/ms,磁盘机中随机存放着1000块,每块为3000B的数据。现欲把一块块数据取走,更新后再放回原地。假设一次取出或写入所需时问为:平均寻道时间+平均等待时间+数据传输时间。另外,使用CPU更新信息所需时间为4ms,并且更新时间同输入/输出操作不相重叠。试问:
问答题Intel 486中有哪些16位寄存器可拆分为8位寄存器使用?
问答题现有一个三段的指令流水线,各段经过时间依次为Δt,2Δt,Δt。请画出该流水线连续处理三条不相关指令的时空图,并计算流水线的吞吐率、加速比和效率。
问答题已知Intel 486工作在实方式下,试在下列逻辑地址的空格中填写适当的值,使它们表示同一个物理地址12345H。
问答题某总线时钟频率为100MHz,在一个64位总线中,总线数据传输的周期是10个时钟周期传输25个字的数据块,试问:
