问答题选取字长n为8位和16位两种情况,求下列十进制数的原码。 (1) X=+63 (2) Y=-63 (3) Z=+118 (4) W=-118
问答题有一选择通道,可连接4台快速外设,它们的数据传输率分别为8MB/s、4MB/s、2MB/s、lMB/s。该选择通道每批最多可传送16KB信息,选择设备的时间为2μs,传送1B的时间为100μs。试求该选择通道的极限流量和实际的最大流量。
问答题一个1K×4位的动态RAM芯片,若其内部结构排列成64×64形式,且存取周期为0.1μs。
问答题某总线频率为33MHz,在一个总线周期内并行传送4个字节,求该总线的带宽。
问答题Intel CPU的主流核心类型有哪些?并简述它们的性能与应用范围。
问答题标准DRAM的读写周期通常被划分成哪几个阶段?DRAM中每行的标准刷新间隔时间是多少?各行的刷新周期是多少?DRAM控制器有哪些主要功能?
问答题80386的存储器管理单元(MMU)由哪些部分组成?它们的功能是什么?
问答题假若磁盘存储器的平均寻道时间为Ts,平均等待时间为Tw,磁盘的转速为r,传输时间为Tt,每个扇区的字节数为n,每条磁道的容量为N字节,从外到内有m条磁道,道密度为x道/米,磁头的移动速度为s米/秒,请写出磁盘存储器读/写一个扇区平均访问时间的表达式。※提示:设磁盘旋转一周,一条磁道的数据应该传出,因此这一扇区的数据传送率为rN(B/s)。又因为平均时间是按读/写一个扇区为前提的,假设读取扇区时磁头正好在它的开始位置,所以传输一个扇区的时间约为:,且平均等待时间为磁盘旋转半周所需的时间,即。
问答题选择正确的指令以实现下列任务: (1) 把DI右移3位,再把0移入最高位。 (2) 把AL中的所有位左移1位,使0移入最低位。 (3) AL循环左移3位 (4) EDX带进位循环右移1位
问答题在80386中,通常将一个页面定为多少存储空间?为什么要这样规定?
问答题有些延时程序,并不需要在循环体内做任何事情,只是为了消耗计算机的时间,这时就可以省略循环体。下面的程序就能完成这一功能。
问答题设[X]
补
=0.1011、[Y]
补
=1.1110,求[X+Y]
补
和[X-Y]
补
的值。
问答题某加法器进位链小组信号为C
4
、C
3
、C
2
、C
1
,低位来的进位信号为C
0
,请分别按下述两种方式写出C
1
、C
2
、C
3
和C
4
的逻辑表达式。
问答题某8位微型机的地址码为20位(按字节寻址),现需要为该微型机设计满足其地址空间的存储器,若使用16K×4位的RAM芯片组成模块板结构的存储器,则:
问答题假定硬件原理的响应顺序为0→1→2,试设置中断屏蔽字,将中断优先顺序改为1→2→0。
问答题如图所示,某计算机的内部数据通路如下:完成如下要求:(1)数据指令STAR1,(R2),其指令的功能是将寄存器R1的内容传送至(R2)中存储的内存地址所代表的存储单元中。请画出指令周期流程图。(2)标出各微操作信号序列。
问答题假定某计算机有A、B、C、D共4个中断源,它们的中断优先级别分别为1、2、3、4。若这4级同时发…中断请求,但要求中断处理次序为C、D、A、B。请设计各级处理程序的中断级屏蔽值,并画出进入各级中断程序的过程示意图。【清华大学2002年】
问答题用一个512K×8位的Flash存储芯片组成一个4M×32位的半导体只读存储器,存储器按字编址,试回答以下问题:
问答题(上海交通大学)解决多处理机系统中各Cache数据一致性问题的主要方法有软件方法、采用总线检测机制和采用______法。
问答题设某计算机有变址寻址、间接寻址和相对寻址等寻址方式。设当前指令的地址码部分为001AH,正在执行的指令所在地址为1F05H,变址寄存器中的内容为23A0H。
(1)当执行取数指令时,如为变址寻址方式,取出的数为多少?
(2)如为间接寻址,取出的数为多少? (3)当执行转移指令时,转移地址为多少?
已知存储器的部分地址及相应内容,见下表:
地址
内容
001AH1F05H1F1FH23A0H23BAH
23AOH2400H2500H2600H1748H
