问答题(中国科学院)组合逻辑电路的输出只与______状态有关,而与电路的______输入状态无关。
问答题只允许键盘中断
问答题单色CRT主要由哪几部分组成?偏转系统是根据什么原理来控制电子束扫描的?根据人的视觉残留特性,一幅图像最长的刷新时间间隔是多少?
问答题已知8237A的端口地址是00~0FH,其中基地址和当前地址寄存器的端口地址是50H,基字节数和当前字节数寄存器的端口地址是51H,模式控制器的端口地址是5BH,屏蔽寄存器的端口地址是5AH,命令寄存器的端口地址是58H,主清除命令的端口地址是5DH。现要求利用该DMA的通道1从外部设备将54KB(即D800H)的数据块传送到5678H开始的存储区中(增量传送),采用块传送方式,传送完不自动初始化,外设的DREQ和DACK都是高电平有效。
问答题设浮点数字长32位,其中阶码部分8位(含1位阶符),尾数部分24位(含1位数符),当阶码的基值分别是2和16时:
(1)说明基值2和16在浮点数中如何表示;
(2)当阶码和尾数均用补码表示,且尾数采用规格化形式时.给出两种情况下所能表示的最大正数真值和非零最小正数真值;
(3)在哪种基值情况下,数的表示范围大?
(4)在两种基值情况下,对阶和规格化操作有何不同?
问答题在某些计算机中,调用子程序的方法是这样实现的:转子指令将返回地址存入子程序的第一个字单元,然后从第二个字单元开始执行子程序,请回答下列问题:
1.为这种方法设计一条从子程序转到主程序的返回指令。
2.在这种情况下,怎么在主、子程序间进行参数的传递?
3.上述方法是否可用于子程序的嵌套?
4.上述方法是否可用于子程序的递归(即某个子程序自己调用自己)?
5.如果改为用堆栈方法,是否可实现(4)所提出的问题?
问答题某Cache采用全相联映射,且此Cache有16块,每块8个字,主存容量为216个字(按字寻址),Cache开始为空。Cache存取时间为40ns;主存与Cache间传送8个字需要1μs。
问答题某个两级存储器系统的平均访问时间为12ns,该存储器系统中顶层存储器的命中率为90%,访问时间是5ns,问:该存储器系统中底层存储器的访问时间是多少(假设采用同时访问两层存储器的方式)?
问答题试比较SUBAL,09H与CMPAL,09H这两条指令的异同,若AL=08H,分别执行上述两条指令后,SF=?CF=?OF=?ZF=?
问答题某机16位字长指令格式如下:【上海大学1999年】其中,D为形式地址,补码表示(包括1位符号位),存储器按字编址。M为寻址模式:M=0立即寻址M=1直接寻址M=2间接寻址M=3变址寻址M=4相对寻址问:
问答题8259A中断屏蔽寄存器IMR和8086/8088 CPU的中断允许标志IF有什么差别?在中断响应过程中它们如何配合工作?
问答题什么是AMD64位技术?它有哪些特点?AMD的x86-64架构和x86-64指令集中各增加了多少寄存器组?
问答题已知指令格式中形式地址用D表示,程序计数器用PC表示,基址寄存器和变址寄存器都用R。请依据下述指定的寻址方式,用字符表达式表示有效地址EA的计算值:
问答题证明补码减法运算的公式:
[X-Y]
补
=[X]
补
-[Y]
补
=[X]
补
+[-Y]
补
问答题某计算机的主存地址空间中,从地址0000H~3FFFH为ROM存储区域,从4000H~7FFFH为保留地址区域暂时不用,其余空间为RAM地址区域。CPU的地址线为A
15
~A
0
,数据线为D
7
~D
0
,现采用8K×8位的ROM和4K×8位的RAM设计本机的存储系统。
(1)计算实现该机的存储系统所需要的RAM和ROM的数量。
(2)完成存储系统设计并与CPU的连接。
问答题试说明位、字节以及字的基本概念及三者之间的关系。
问答题
问答题试用“while”型循环结构编写一段延时程序。
问答题CPU结构如下图所示,其中有一个累加寄存器AC,一个状态条件寄存器和其他4个寄存器,各部件之间的连线表示数据通路,箭头表示信息传送方向。(1)在图中标明4个寄存器的名称。(2)简述指令从主存取出送到控制器的数据通路。(3)简述数据从主存取出的数据通路。
问答题硬盘由哪几部分组成?它有哪些特点?目前常见的硬盘接口是什么?
