已选分类
工学计算机科学与技术
试题题型
单选题存储器分层体系结构中,存储器从速度最快到最慢的排列顺序是______。
单选题在微程序控制方式中,以下说法中正确的是______。
Ⅰ.采用微程序控制器的处理器称为微处理器 Ⅱ.每一条机器指令由一个微程序来解释执行
Ⅲ.在微指令的编码中,执行效率最低的是直接编码方式 Ⅳ.水平型微指令能充分利用数据通路的并行结构
A.Ⅰ和Ⅱ
B.Ⅱ和Ⅳ
C.Ⅰ和Ⅲ
D.Ⅱ、Ⅲ和Ⅳ
单选题指令中地址码的长度不仅与主存容量有关,而且还与______有关。
A.主存字长
B.最小寻址单位
C.指令格式
D.地址码格式
单选题在整数定点机中,下列说法正确的是______。
A.原码和反码不能表示-1,补码可以表示-1
B.3种机器数均可表示-1
C.原码和补码不能表示-1,反码可以表示-1
D.都不能表示-1
单选题假定一个分页虚拟存储系统的虚拟地址为40位,物理地址为36位,页大小为16KB,按字节编址。若页表中有有效位、存储保护位、修改位、使用位共占4位,磁盘地址不在页表中,则该存储系统中每个进程的页表大小为______。
A.1MB
B.16MB
C.256MB
D.1G
单选题32位的个人计算机中,一个字节由______位组成。
A.4
B.8
C.16
D.32
单选题在Cache和主存构成的两级存储体系中,Cache的存取时间是100ns,主存的存取时间是1000ns,若希望有效(平均)存取时间不超过Cache存取时间的115%,则Cache的命中率至少应为______。[注:计算机存取时,先访问Cache,若访问未命中,再访问主存]
A.90.5%
B.95.5%
C.98.5%
D.99.5%
单选题总线按连接部件不同可分为______。
A.片内总线、系统总线、通信总线
B.数据总线、地址总线、控制总线
C.主存总线、I/O总线、DMA总线
D.ISA总线、VESA总线、PCI总线
单选题计算机中表示地址时,采用______。
A.原码
B.补码
C.移码
D.无符号数
单选题在DMA方式传送数据的过程中,由于没有破坏______的内容,因此CPU可以正常工作(访存除外)。
A.程序计数器
B.程序计数器和寄存器
C.指令寄存器
D.非以上答案
单选题设某条指令的一个操作数采用寄存器间接寻址方式,假定指令给出的寄存器编号为8,表1和表2给出了部分寄存器和主存单元中的内容:
则该操作数的有效地址为______。
{{B}}表1 部分寄存器的内容{{/B}}
寄存器编号
内 容
8
1200H
{{B}}表2 主存单元中的内容{{/B}}
主存地址
内 容
1200H
12FCH
12FCH
3888H
3888H
88F9H
A.1200H
B.12FCH
C.38B8H
D.88F9H
单选题某计算机字长32位,CPU中有32个32位通用寄存器,采用单字长定长指令字格式,操作码占6位,其中还包含对寻址方式的指定。对于存储器直接寻址方式的RS型指令,能直接寻址的最大地址空间大小是______。
A.221
B.226
C.227
D.232
单选题以下是有关对DMA方式的叙述: Ⅰ.DMA控制器向CPU青求的是总线使用权
Ⅱ.DMA方式可用于键盘和鼠标的数据输入 Ⅲ.DMA方式下整个I/O过程完全不需要CPU介入
Ⅳ.DMA方式需要用中断处理进行辅助操作 以上叙述中,错误的是______。
A.Ⅰ、Ⅱ
B.Ⅱ、Ⅲ
C.Ⅱ、Ⅳ
D.Ⅲ、Ⅳ
单选题已知大写英文字母“A”的ASCII码值为41H,现字母“F”被存放在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是______。
单选题已知两个正浮点数,N1=2j1×S1,N2=2j2×S2,当下列______成立时,N1≥N2。
A.S1>S2
B.j1>j2
C.S1和S2均为规格化数,且j1>j2
D.S1和S2均为规格化数,且S1>S2
单选题计算机的机器字长为32位,那么下列说法中正确的是______。
A.通用寄存器一般为32位
B.数据总线宽度为32位
C.支持64位操作系统
D.以上说法均不正确
单选题冯·诺依曼机的基本工作方式是______。
单选题下列说法中正确的是______。
A.微程序控制方式和硬连线方式相比较,前者可以使指令的执行速度更快
B.若采用微程序控制方式,则可用μPC取代PC
C.控制存储器通常用RAM
D.机器周期也称为CPU周期
单选题____
不是常用三级时序系统中的一级。
单选题为了对n个设备使用总线的请求进行总裁,如果使用独立请求方式,则需要______根控制线。
A.n
B.log2n+2
C.2n
D.3
