已选分类
工学计算机科学与技术
试题题型
说明段表的组成与逻辑段地址到内存物理地址的变换。
下列关于DRAM和SRAM的说法中,错误的是( )。 I.SRAM不是易失性存储器,而DRAM是易失性存储器 Ⅱ.DRAM比SRAM集成度更高,因此读写速度也更快 Ⅲ.主存只能由DRAM构成,而高速缓存只能由SRAM构成 Ⅳ.与SRAM相比,DRAM由于需要刷新,所以功耗较高
若[x]
补
=0.1101010,则[x]
原
=( )。
下列说法中正确的是( )。
下列关于Cache写策略的论述中,错误的是( )。
下列关于DMA接口的说法中,不正确的是( )。
如果采用相对寻址方式,假设一条指令中的地址码为X,可以得出其操作数的地址为( )。
下面说法中正确的是( )。
计算机中常采用下列几种编码表示数据,其中,±0编码相同的是( )。 I.原码 Ⅱ.反码 Ⅲ.补码 Ⅳ.移码
在一个微指令周期中,( )。
下列关于相联存储器的说法中,错误的是( )。
根据计算机指令的格式,可知指令执行过程中的操作数可能存放在( )。I.寄存器 Ⅱ.指令本身 Ⅲ.主存中 Ⅳ.控制存储器
下列指令中,对软件设计者完全透明的指令是( )。
B综合应用题41-47小题。/B
下列关于Cache写策略的论述中,错误的是( )。
如图所示,某计算机的内部数据通路如下:完成如下要求:(1)数据指令STAR1,(R2),其指令的功能是将寄存器R1的内容传送至(R2)中存储的内存地址所代表的存储单元中。请画出指令周期流程图。(2)标出各微操作信号序列。
简述中断处理过程(要求尽可能完整)。
下面是有关DRAM和SRAM存储器芯片的叙述:I.DRAM芯片的集成度比SRAM高Ⅱ.DRAM芯片的成本比SRAM高Ⅲ.DRAM芯片的速度比SRAM快Ⅳ.DRAM芯片工作时需要刷新,SRAM芯片工作时不需要刷新通常情况下,错误的是( )。
某浮点机字长8位,尾数和阶码都采用补码形式,且运算过程中数符和阶符都采用双符号位,基数为2。则浮点加减运算过程中,当出现下列哪种情况时,需要左规?( ) 、
总线的一次信息传送过程大致分为( )阶段。 I.请求总线 Ⅱ.总线仲裁 Ⅲ.寻址(目的地址) Ⅳ.信息传送 Ⅴ.状态返回(错误报告)
