已选分类
工学计算机科学与技术
试题题型
单选题长度相同但格式不同的两种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。
单选题______对于程序浮动提供了较好的支持;变址寻址便于处理数组问题;寄存器间接寻址有利于编制循环程序。
A.间接寻址
B.变址寻址
C.相对寻址
D.寄存器间接寻址
单选题在CRC中,接收端检测出某一位数据错误后,纠正的方法是______。
单选题指令优化编码方法,就编码的效率来讲,最好的方法是
____
。
单选题在下列寻址方式中,______方式需要先计算,再访问主存。
A.相对寻址
B.变址寻址
C.间接寻址
D.A、B
单选题下面有关CPU的寄存器的描述中,正确的是______。
A.CPU中的所有寄存器都可以被用户程序使用
B.一个寄存器不可能既作数据寄存器,又作地址寄存器
C.程序计数器用来存放指令
D.以上都不对
单选题MAR和MDR的位数分别为______。
单选题在C语言程序中,以下程序段最终的f值为______。 float
f=2.5+1e10; f=f-le10;
A.2.5
B.250
C.0
D.3.5
单选题下列关于程序中断方式基本接口的说法中,不正确的是______。
A.设置中断屏蔽触发器是为了标记CPU是否受理中断或批准中断
B.允许中断触发器(EI)是用来控制是否允许某设备发出中断请求的器件
C.准备就绪是为了标识是否设备已经做好接收或发送数据的准备
D.工作触发器用来标识设备是否处于“空闲”状态
单选题加法器采用先行进位的根本目的是______。
A.优化加法器的结构
B.快速传递进位信号
C.增强加法器的功能
D.以上都不是
单选题在Cache和主存构成的两级存储体系中,主存与Cache同时访问,Cache的存取时间是100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时间的115%,则Cache的命中率至少应为______。
单选题若寄存器内容为10000000,若它等于-0,则为______。
单选题若浮点数用补码表示,则判断运算结果为规格化数的方法是______。
A.阶符与数符相同,则为规格化数
B.小数点后第一位为1,则为规格化数
C.数符与小数点后第1位数字相异,则为规格化数
D.数符与小数点后第1位数字相同,则为规格化数
单选题下面关于计算机Cache的论述中,正确的是______。
A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储
B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节
C.Cache的命中率必须很高,一般要达到90%以上
D.Cache中的信息必须与主存中的信息时刻保持一致
单选题有效容量为128KB的Cache,每块16B,8路组相联。字节地址为1234567H的单元调入该Cache,其tag应为______。
A.1234H
B.2468H
C.048DH
D.12345H
单选题异步控制常用于______。
A.CPU执行乘除法指令时
B.CPU访问主存储器时
C.CPU访问I/O设备时
D.CPU访问寄存器时
单选题一个浮点数N可以用如下方式表示:,其中;m:尾数的值,包括尾数采用的码制和数制;e:阶码的值,一般采用移码或补码,整数;rm:尾数的基;re:阶码的基;p:尾数长度,这里的p不是指尾数的二进制位数,当rm=16时,每4个二进制位表示一位尾数;q:阶码长度,由于阶码的基通常为2,因此,在一般情况下,q就是阶码部分的二进制位数。研究浮点数表示方式的主要目的是用尽量短的字长(主要是阶码字长q和尾数字长的和)实现尽可能大的表述范围和尽可能高的表数精度。根据这一目的,上述6个参数中只有3个参数是浮点数表示方式要研究的对象,它们是______。A.m、e、rmB.rm、e、rmC.re、p、qD.rm、p、q
单选题下列关于外中断(故障除外)和DMA的说法中正确的是______。
Ⅰ.DMA请求和中断请求同时发生时,响应DMA请求
Ⅱ.DMA请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应
Ⅲ.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低 Ⅳ.如果不开中断,所有中断请求均不能响应
Ⅴ.在DMA方式中,数据的传送完全不用CPU干预
A.Ⅰ、Ⅴ
B.Ⅰ、Ⅳ
C.Ⅰ
D.Ⅱ、Ⅲ
单选题在多道程序设计中,最重要的寻址方式是
____
。
单选题各种外部设备均通过______电路,才能连接到系统总线上。
A.外设
B.内存
C.中断
D.接口
