已选分类
工学计算机科学与技术
试题题型
单选题随着计算机技术的不断发展和对指令系统的合理性的研究,精简的指令系统(RISC)逐步取代CISC的重要位置。下面叙述中,不是CISC的主要缺点的是______。
A.20%和80%规律
B.VLSI技术的不断发展引出的一系列问题
C.软硬件功能分配的问题
D.因指令众多带来的编程困难
单选题程序控制类指令的功能是______。
A.算术运算和逻辑运算
B.主存和CPU之间的数据交换
C.I/O和CPU之间的数据交换
D.改变程序执行顺序
单选题在补码一位乘中,若判断位YnYn+1=01,则应执行的操作为______。
A.原部分积加[-x]补,然后右移一位
B.原部分积加[x]补,然后右移一位
C.原部分积加[-x]补,然后左移一位
D.原部分积加[x]补,然后左移一位
单选题下列有关数据通路的叙述中,错误的是______。
A.数据通路由若干操作元件和状态元件连接而成
B.数据通路的功能由控制部件送出的控制信号决定
C.ALU属于操作元件,用于执行各类算术和逻辑运算
D.通用寄存器属于状态元件,但不包含在数据通路中
单选题如果X为负数,由[X]
补
求[-X]
补
是将______。
单选题计算机的执行速度与______有关。
A.主频
B.主频、平均机器周期
C.主频、平均机器周期和平均指令周期
D.以上都不对
单选题若用二进制数表示十进制数0到999999,则最少需要的二进制数的位数是______。
A.6
B.16
C.20
D.100000
单选题已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应______。
单选题集中裁决方式包括______。
A.链式查询方式
B.计数器查询方式
C.独立请求方式
D.以上三者均是
单选题某1K×1位(32×32矩阵)的存储芯片内部移码驱动方式采用“重合法”时,需要______根选择线才能选择存储芯片内的任一存储单元。
A.10
B.32
C.64
D.1024
单选题地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码______译码产生片选信号。
A.A15、A14
B.A0、A1
C.A14、A13
D.A1、A2
单选题在采用断定方式的微指令中,下一条微指令的地址______。
A.在微指令计数器(μPC)中
B.在程序计数器(PC)中
C.根据当前的微指令的后继地址和转移控制字段条件码产生
D.在当前的微指令中
单选题下列关于各种移位的说法中正确的是______。
Ⅰ.假设机器数采用反码表示,当机器数为负时,左移时最高数位丢0,结果出错;右移时最低数位丢0,影响精度
Ⅱ.在算术移位的情况下,补码左移的前提条件是其原最高有效位与原符号位要相同
Ⅲ.在算术移位的情况下,双符号位的移位操作中只有低符号位需要参加移位操作
A.Ⅰ、Ⅲ
B.只有Ⅱ
C.只有Ⅲ
D. Ⅰ、Ⅱ、Ⅲ
单选题下列有关“自陷”(Trap)异常的描述中,正确的有______。
Ⅰ.“自陷”是人为预先设定的一种特定处理事件 Ⅱ.可由“访管指令”或“自陷”的执行进入“自陷”
Ⅲ.一定是出现了某种异常情况才会发生“自陷” Ⅳ.“自陷”发生后CPU将进入操作系统内核程序执行
A.Ⅰ、Ⅱ、Ⅳ
B.Ⅰ、Ⅲ、Ⅳ
C.Ⅰ、Ⅲ
D.Ⅱ、Ⅲ、Ⅳ
单选题下列关于Cache写策略的论述中,错误的是______。
A.全写法(写直达法)充分保证Cache与主存的一致性
B.采用全写法时,不需要为Cache行设置“脏位/修改位”
C.写回法(回写法)降低了主存带宽需求(即减少了Cache与主存之间的通信量)
D.多处理器系统通常采用写回法
单选题总线的异步通信方式是______。
A.既不采用时钟信号,也不采用握手信号
B.只采用时钟信号,不采用握手信号
C.不采用时钟信号,只采用握手信号
D.既采用时钟信号,又采用握手信号
单选题采用DMA方式传送数据时,每传送一个数据就要占用一个______的时间。
A.指令周期
B.机器周期
C.存储周期
D.总线周期
单选题如果一个总线中并行传送64位数据,总线频率为66MHz,则总线带宽是______。
A.1056MB/s
B.528MB/s
C.2112MB/s
D.4224MB/s
单选题用8片74181和两片74182可组成______。
单选题在CPU中,跟踪下一条要执行的指令的地址的寄存器是______。
