学科分类

已选分类 工学计算机科学与技术
问答题某计算机的主存地址空间中,从地址0000H~3FFFH为ROM存储区域,从4000H~7FFFH为保留地址区域暂时不用,其余空间为RAM地址区域。CPU的地址线为A15~A0,数据线为D7~D0,现采用8K×8位的ROM和4K×8位的RAM设计本机的存储系统。 (1)计算实现该机的存储系统所需要的RAM和ROM的数量。 (2)完成存储系统设计并与CPU的连接。
进入题库练习
问答题微机A和B采用不同频率的CPU芯片,片内逻辑电路完全相同。
进入题库练习
问答题某半导体存储器容量为7KB,可选芯片三种:4KB/片、2KB/片、1KB/片。地址总线为A15~AO(低)。
进入题库练习
问答题设CPU内部结构如图5-2所示,此外还有B、C、D、E、H、L6个寄存器(图中未画出),它们各自的输入和输出端都与内部总线相通,并分别受控制信号控制(如Bin寄存器B的输入控制;Bout为寄存器B的输出控制),假设ALU的结果直接送入Z寄存器中。要求从取指令开始,写出完成下列指令的微操作序列及所需的控制信号。ADDB,C(B)+(C)→BSUBAC,H(AC)+(H)→AC,(AC)一(H)→AC
进入题库练习
问答题在中断接口中,通常设置有寄存器选择逻辑和中断控制器,它们各具有哪些功能?
进入题库练习
问答题一个Cache一主存系统,采用50MHz的时钟,存储器以每个时钟周期(简称周期)传输一个字的速率,连续传输8个字,以支持块长为8个宁的Cache,每字4个字节。假设读操作所花的时间为:1个周期接收地址,3个周期延迟,8个周期传输8个字:写操作所花的时间为:1个周期接收地址,2个周期延迟,8个周期传输8个字,3个周期恢复和写入纠错码。求出对应上述几种情况的存储器最大带宽。
进入题库练习
问答题写出下列各种情况下用16位二进制数所能表示的数的范围(用十进制表示)以及对应的二进制代码。
进入题库练习
问答题设从键盘输入一整数的序列:a1,a2,a3,…,an,试编写算法实现:用栈结构存储输入的整数,当ai≠-1时,将ai进栈;当ai=-1时,输出栈顶整数并出栈。算法应对异常情况(入栈满等)给出相应的信息。
进入题库练习
问答题(北京理工大学)超标量流水线采用的是______并行性,超流水线采用的是______并行性。
进入题库练习
问答题设有主频为16MHz的CPU,平均每条指令的执行时间为2个机器周期,每个机器周期由2个时钟脉冲组成。【中南大学2000年】
进入题库练习
问答题冯诺依曼计算机的设计思想是 ______和______。
进入题库练习
问答题某计算机系统字长为32位,包含两个选择通道和一个多路通道,每个选择通道上连接了两台磁盘机和两台磁带机,多路通道上连接了两台行式打印机、两台读卡机、10台终端。假定各设备的传输率如下:磁盘机:800KB/s磁带机:200KB/s行式打印机:6.6KB/s读卡机:1.2KB/s终端:1KB/s计算该计算机系统最大的输入/输出数据传输率。【北京航空航天大学1999年】
进入题库练习
问答题用74LSl8l,74LSl82中规模集成电路芯片组成一个三级全先行进位的40位ALU, 要求: 1.画出该ALU的组成逻辑图(图中与进位无关的引脚可以省略),要求使用的芯片数最省; 2.请详细说明各级的分级方案,并进一步解释你为什么要采用这样的方案?
进入题库练习
问答题一个DMA接口可采用周期窃取方式把字符传送到存储器,它支持的最大批量为400个字节。若存取周期为0.2μs,每处理一次中断需要5μs。现有字符设备的传输率为9600bit/s。假设字符之间的传输是无间隙的,试问DMA方式每秒因数据传输占用处理器多少时间?如果采用完全中断方式,又需占处理器多少时间?(忽略预处理所需的时间)【哈尔滨工业大学2003年】
进入题库练习
问答题有一台磁盘机,其平均寻道时间为30ms,平均等待时间为10ms,数据传输率为500B/ms,磁盘机中随机存放着1000块,每块为3000B的数据。现欲把一块块数据取走,更新后再放回原地。假设一次取出或写入所需时问为:平均寻道时间+平均等待时间+数据传输时间。另外,使用CPU更新信息所需时间为4ms,并且更新时间同输入/输出操作不相重叠。试问:
进入题库练习
问答题使用组合逻辑的控制器设计控制器部件要经过哪几个阶段?
进入题库练习
问答题(上海交通大学)紧耦合并行计算机的处理结点之间的通信靠______完成,松耦合并行计算机的处理结点之间的通信靠______完成。
进入题库练习
问答题当某个存储单元被破坏性读出之后,应当对这个单元进行_______。
进入题库练习
问答题某半导体存储器容量为14KB,其中0000H~lFFFH为ROM区.2000H~37FFH为RAM区,地址总线为A15~A0(低),双向数据总线为D7~DO(低),读/写控制线:勾R/W。可选用的存储芯片有EPROM:4KB/片,RAM:2K×4位/片。【电子科技大学1998年】1)画出该存储芯片级逻辑图,包括地址总线、数据线、片选信号线(低电平有效)及读/写信号线的连接。2)说明加到各芯片的地址值。3)写出各片选信号的逻辑式。
进入题库练习
问答题某计算机的主存地址位数为32位,按字节编址。假定数据Cache中最多存放128个主存块,采用4路组相联方式,块大小为64Byte。每块设置了1位有效位“脏(Dirty)”位。要求: (1)分别指出主存地址中标记(Tag)、组号(Index)和块内地址(Offset)三部分的位置和位数。
进入题库练习