已选分类
工学计算机科学与技术
单选题并行加法器中,每位全和的形成除与本位相加二数数值位有关外,还与______有关。
A.低位数值大小
B.低位数的全和
C.高位数值大小
D.低位数送来的进位
单选题某一计算机采用主存—Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。若主存块地址流为0、1、2、5、4、6、4、7、1、2、4、1、3、7、2,一开始Cache为空,此期间Cache的命中率为______。
A.13.3%
B.20%
C.26.7%
D.33.3%
单选题在4位有效信息上增加3位校验位后得到码长为7位的海明校验码,它的检、纠错能力为
____
。
单选题下列各条中,不属于微程序结构设计所追求的目标的是
____
。
单选题关于微指令操作控制字段的编码方法,下面叙述正确的是______。
A.直接编码、字段间接编码法和字段直接编码法都不影响微指令的长度
B.一般情况下,直接编码的微指令位数最多
C.一般情况下,字段间接编码法的微指令位数最多
D.一般情况下,字段直接编码法的微指令位数最多
单选题下列校验码中,奇校验正确的有
____
。
单选题包括指令相关、访存操作数相关和通用寄存器组相关等这些,都是由于在机器同时解释的多条指令之间出现了对同一个单元的
____
要求。
单选题对计算机的软、硬件资源进行管理是由
____
完成的。
单选题从外设连接到主存和CPU,依次经过哪些总线______?
A.通信总线、I/O总线、存储器总线和处理器总线
B.I/O总线、通信总线、存储器总线和处理器总线
C.I/O总线、存储器总线和处理器总线、通信总线
D.存储器总线和处理器总线、通信总线、I/O总线
单选题在计算机系统中,表征系统运行状态的部件是
____
。
单选题控制总线主要用来传送______。 Ⅰ.存储器和I/O设备的地址码
Ⅱ.所有存储器和I/O设备的时序信号 Ⅲ.所有存储器和I/O设备的控制信号
Ⅳ.来自I/O设备和存储器的响应信号
A.Ⅱ、Ⅲ
B.Ⅰ、Ⅲ、Ⅳ
C.Ⅲ、Ⅳ
D.Ⅱ、Ⅲ、Ⅳ
单选题下列关于I/O接口的叙述中,错误的是______。
A.显卡、网卡、打印控制器、磁盘控制器等都属于I/O接口
B.连接I/O接口的总线为通信总线和I/O总线
C.I/O接口按同时传输的位数来分,有并行接口和串行接口
D.所有I/O接口的功能都一样,逻辑接口也相同
单选题采用变形补码是为了便于
____
。
单选题虚拟存储器中的页表有快表和慢表之分,下面关于页表的叙述中正确的是______。
A.快表与慢表都存储在主存中,但快表比慢表容量小
B.快表采用了优化的搜索算法,因此查找速度快
C.快表比慢表的命中率高,因此快表可以得到更多的搜索结果
D.快表采用高速存储器件组成,按照查找内容访问,因此比慢表查找速度快
单选题若RAM中每个存储单元为16位,则下面所述正确的是______。
单选题计算机硬件能直接识别的语言是
____
。
单选题____
存储结构对程序员是透明的。
单选题将高级语言源程序转化为目标程序的过程是______。
A.汇编
B.编译
C.解释
D.译码
单选题float型数据通常用IEEE
754标准中的单精度浮点数格式表示。如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是______。
A.C104 0000H
B.C242 0000H
C.C184 0000H
D.C1C2 0000H
单选题存储器按字节编址,在向上生成(地址码减小方向)堆栈中,若约定为实顶栈(即堆栈指针随时指向实有数据的堆顶),设SP=1428H,AX为16位累加寄存器,则执行一条指令PUSH AX后,SP内容为
____
。
