单选题假设有7位信息码0110101,则低位增设偶校验位后的代码和低位增设奇校验位后的代码分别为______。
A.01101010 01101010
B.01101010 01101011
C.01101011 01101010
D.01101011 01101011
单选题某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是______。
A.23
B.25
C.50
D.19
单选题从一条指令的启动到下一条指令启动的时间间隔称为______。
A.时钟周期
B.机器周期
C.节拍
D.指令周期
单选题判断加减法溢出时,可采用判断进位的方式,如果符号位的进位为C
0
,最高位的进位为C
1
,产生溢出的条件是______。
Ⅰ.C
0
产生进位
Ⅱ.C
1
产生进位
Ⅲ.C
0
、C
1
都产生进位
Ⅳ.C
0
、C
1
都不产生进位
Ⅴ.C
0
产生进位,C
1
不产生进位
Ⅵ.C
0
不产生进位,C
1
产生进位
单选题以下说法中,错误的是______。
A.指令执行过程中的第一步就是取指令操作
B.为了进行取指令操作,控制器需要得到相应的指令
C.取指令操作是控制器自动进行的
D.在指令长度相同的情况下,所有取指令的操作都是相同的
单选题下列关于各种移位的说法正确的是______。
Ⅰ.假设机器数采用反码表示,当机器数为负时,左移时最高数位丢0,结果出错;右移时最低数位丢0,影响精度
Ⅱ.在算术移位的情况下,补码左移的前提条件是其原最高有效位与原符号位要相同
Ⅲ.在算术移位的情况下,双符号位的移位操作只有低符号位需要参加移位操作
单选题CPU内有32个32位的通用寄存器,设计一种能容纳64种操作的指令系统。假设指令字长等于机器字长,如果主存可直接或间接寻址,采用“寄存器—存储器”型指令,采用通用寄存器作基址寄存器,能直接寻址的最大存储空间是______。
A.4G
B.64M
C.2M
D.1M
单选题与硬布线控制器相比,微程序控制器的特点是
____
。
单选题一个单周期处理器,各主要功能单元的操作时间为:指令存储器和数据存储器为0.3ns,ALU为0.2ns,寄存器文件为0.1ns,则该CPU的时钟周期最少应该是______。
A.0.4ns
B.0.3ns
C.0.2ns
D.1ns
单选题某存储系统中,主存容量是Cache容量的1024倍,Cache被分为8个块,当主存地址和Cache地址采用直接映像方式时,地址映射表的大小应为______。(假设不考虑一致维护位。)
A.6×1025bits
B.8×10bits
C.6×1024bits
D.8×11bits
单选题计算机的存储系统是指______。
单选题某机共有70个微控制信号(即微命令),构成6个互斥的微命令组,各组分别包含8、11、3、16、7、25个微命令。如果采用字段直接编码方式,微指令的控制字段需要______位。
A.21
B.22
C.23
D.25
单选题采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400ns,下述说法中正确的是______。
A.在400ns内,存储器可向CPU提供27位二进制信息
B.在100ns内,每个体可向CPU提供27位二进制信息
C.在400ns内,存储器可向CPU提供28位二进制信息
D.在100ns内,每个体可向CPU提供28位二进制信息
单选题ROM与RAM的主要区别是
____
。
单选题下列关于机器零的说法,正确的是______。
A.发生“下溢”时,浮点数被当作机器零,机器将暂停运行,转去处理“下溢”
B.只有以移码表示的阶码时,才能用全0表示机器零的阶码
C.机器零属于规格化的浮点数
D.定点数中的零也是机器零
单选题总线宽度与下列______有关。
A.控制线根数
B.数据线根数
C.地址线根数
D.以上都不对
单选题同步控制是______。
A.只适用于CPU控制的方式
B.只适用于外围设备控制的方式
C.由统一时序信号控制的方式
D.所有指令执行的时间都相同的方式
单选题设变址寄存器为X,形式地址为D,(X)表示寄存器中的内容,变址寻址方式的有效地址可表示为______。
A.EA=(X)+D
B.EA=(X)+(D)
C.EA=((X)+D)
D.EA=((X)+(D))
单选题用二地址指令来完成算术运算时,其结果一般存放在______。
A.其中一个地址码提供的地址中
B.栈顶
C.累加器(ACC)中
D.以上都不对
单选题通常情况下,微指令位数最长的编码方法是______。
A.直接表示法/直接控制法
B.字段直接编码表示法
C.字段间接编码表示法
D.混合表示法
