单选题下列几种存储器中,______是易失性存储器。
单选题假定有4个整数用8位补码分别表示:r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是______。
A.r1×r2
B.r2×r3
C.r1×r4
D.r2×r4
单选题在变长指令字格式的处理器中,下一条指令地址的计算方法为______。
A.PC+1
B.PC+当前指令的字节数
C.PC+下一条指令的字节数
D.不确定
单选题下列关于加法的说法中,正确的是______。
A.加法指令的执行周期一定要访存
B.加法指令的执行周期一定不要访存
C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存
D.以上都不对
单选题下列关于定点数与浮点数的说法中,正确的是______。
A.长度相同的定点数与浮点数,所能表示数的个数相同
B.长度相同的定点数与浮点数,所能表示数的精度与范围相同
C.在长度相同的情况下,定点数所表示数的精度要高于浮点数所表示数的精度
D.在长度相同的情况下,定点数所表示数的范围要低于浮点数所表示数的范围
单选题只有当程序执行时才将源程序翻译成机器语言,并且一次只能翻译一行语句,边翻译边执行的是______程序,把汇编语言源程序转变为机器语言程序的过程是______。
Ⅰ.编译
Ⅱ.目标
Ⅲ.汇编
Ⅳ.解释
单选题某存储器容量为64KB,按字节编址,地址4000H~5FFFH位ROM区,其余为RAM区。若采用8K×4位的SRAM芯片进行设计,则需要该芯片的数量是______。
单选题堆栈中保持不变的是______。
A.栈顶
B.栈底
C.堆栈指针
D.栈中的数据
单选题一般来讲,直接映射常用在______。
A.小容量高速Cache
B.大容量高速Cache
C.小容量低速Cache
D.大容量低速Cache
单选题下列关于DRAM和SRAM的说法中,错误的是______。
Ⅰ.SRAM不是易失性存储器,而DRAM是易失性存储器
Ⅱ.DRAM比SRAM集成度更高,因此读写速度也更快
Ⅲ.主存只能由DRAM构成,而高速缓存只能由SRAM构成 Ⅳ.与SRAM相比,DRAM由于需要刷新,所以功耗较高
A.Ⅱ、Ⅲ和Ⅳ
B.Ⅰ、Ⅲ和Ⅳ
C.Ⅰ、Ⅱ和Ⅲ
D.Ⅰ、Ⅱ、Ⅲ和Ⅳ
单选题下列几项中,流水线相关包括______。 Ⅰ.结构相关 Ⅱ.数据相关
Ⅲ.指令相关 Ⅳ.控制相关
A.Ⅰ,Ⅱ,Ⅲ,Ⅳ
B.Ⅰ,Ⅱ,Ⅲ
C.Ⅰ,Ⅱ,Ⅳ
D.Ⅰ,Ⅲ,Ⅳ
单选题从以下有关RISC的描述中,选择正确的描述
____
。
单选题CPU响应中断的条件是______。
A.屏蔽标志为1
B.屏蔽标志为0
C.开中断标志为1
D.开中断标志为0
单选题下列特征中,不属于有利于实现指令流水线的是______。
A.指令字等长
B.Load/Store指令风格
C.寻址方式灵活多样
D.指令格式规整统一
单选题设定点小数机器数采用原码形式,真值为x,当-1<x<0时,[x]原=______。
A.1-x
B.x
C.2+x
D.(2-2-n)-|x|
单选题在运算器中不包含
____
。
A.状态寄存器B.数据总线 C.ALU D.地址寄存器
单选题设机器数字长16位,有一个C语言程序段如下: int n=0×A1B6;
unsigned int m=n; m=m>>1; //m右移一位
则在执行完该段程序后,m的值为______
A.50DBH
B.FFB6H
C.A1B6H
D.D0DBH
单选题某计算机的存储系统由Cache—主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache—主存系统的效率是______。[注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问]
A.0.833
B.0.856
C.0.958
D.0.862
单选题中断的概念是指______。
A.暂停正在运行的程序
B.暂停对内存的访问
C.暂停CPU运行
D.I/O设备的输入或输出
单选题浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=2
7
×29/32,Y=2
5
×5/8,则用浮点加法计算X+Y的最终结果是______。
