单选题某数采用IEEE754单精度浮点数格式表示为C640 0000H,则该数的值是______。
单选题若指令地址码为D,则相对寻址方式下操作数的有效地址为______。
A.D
B.M[D]
C.R[D]
D.PC+D
单选题SRAM写入数据的条件是
____
。
单选题下列说法中正确的是______。
Ⅰ.在计算机中,所表示的数有时会发生溢出,其根本原因是计算机的字长有限
Ⅱ.8421码就是二进制数
Ⅲ.一个正数的补码和这个数的原码表示一样,而正数的反码是原码各位取反
Ⅳ.设有两个正的规格化浮点数:N
1
=2
m
×M
1
,N
2
=2
n
×M
2
,若m>n,则有N
1
>N
2
单选题条件转移指令执行时所依据的条件来自
____
。
A.指令寄存器B.标志寄存器 C.程序计数器 D.地址寄存器
单选题对输入输出系统产生决定性影响的是哪些基本要求?______。 Ⅰ.异步性
Ⅱ.同步性 Ⅲ.分时性 Ⅳ.实时性 Ⅴ.设备相关性
Ⅵ.设备无关性
A.Ⅱ、Ⅲ、Ⅴ
B.Ⅰ、Ⅳ、Ⅵ
C.Ⅱ、Ⅳ、Ⅵ
D.Ⅰ、Ⅲ、Ⅴ
单选题下列叙述中,不正确的是______。
A.串行加法器位数越多加法时间越长
B.超前进位加法器位数越多高位电路越复杂
C.串行加法器比超前进位加法器的加法时间长的原因是串行加法器进位串行传递
D.串行加法器比超前进位加法器的加法时间长的原因是串行加法器高位电路复杂
单选题某计算机主存地址空间大小为256MB,按字节编址。虚拟地址空间大小为4GB,采用页式存储管理,页面大小为4KB,TLB(快表)采用全相联映射,有4个页表项,内容见下表。
{{B}}表
全相联映射对应的页表项{{/B}}
有效位
标记
页框号
…
0
FF180H
0002H
…
1
3FFF1H
0035H
…
0
02FF3H
0351H
…
1
03FFFH
0153H
… 则对虚拟地址03FF
F180H进行虚实地址变换的结果是______。
A.015 3180H
B.003 5180H
C.TLB缺失
D.缺页
单选题某浮点机字长8位,尾数和阶码都采用补码形式,且运算过程中数符和阶符都采用双符号位,基数为2。则浮点加减运算过程中,当出现下列哪种情况时,需要左规?______
A.尾数相加后,数符为"01"
B.尾数相加后,数符为"10"
C.尾数相加结果为"00.1 xxxxxx"
D.尾数相加结果为"11.1 xxxxxx"
单选题微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题。通常采用的一种方法是断定方式,其基本思想是
____
。
单选题寄存器间接寻址方式的操作数存放在______中。
A.通用寄存器
B.存储单元
C.程序计数器
D.堆栈
单选题若8位信息位为11011100,生成多项式G(x)=110011,则生成的CRC码为______。
A.1101 1100 0010 0
B.1101 1100 0000 0
C.1101 1100 0001 0
D.1001 1100 0000 0
单选题既具有SRAM读写的灵活性和较快的访问速度,又在断电后可不丢失信息的ROM是______。
A.E2PROM
B.FLASH
C.EPROM
D.PROM
单选题在虚拟存储器中,当程序正在执行时,由
____
完成地址映射。
单选题浮点加、减中的对阶应______。
A.将较小的一个阶码调整到与较大的一个阶码相同
B.将较大的一个阶码调整到与较小的一个阶码相同
C.将被加数的阶码调整到与加数的阶码相同
D.将加数的阶码调整到与被加数的阶码相同
单选题若[X]
补
=0.1101010,则[X]
原
=______。
单选题下列关于I/O端口的叙述中,错误的是______。
A.I/O端口指接口中程序可访问的寄存器
B.I/O端口有数据端口、命令端口和状态端口
C.在I/O端口的独立编址方式下,从地址形式上就能区分指令访问的是I/O端口还是主存单元
D.在I/O端口的统一编址方式下,无须提供专门的I/O指令
单选题指令从流水线开始建立时执行,设指令流水线把一条指令分为取指、分析、执行三部分,且三部分的时间分别是2ns、2ns、1ns,则100条指令全部执行完毕需要______。
A.163ns
B.183ns
C.193ns
D.203ns
单选题下列关于补码和移码关系的叙述中,______是不正确的。
单选题在字长为8位的定点整数计算机中,无符号整数X=246,则[-X]补码为______。
A.00001010B
B.11110110B
C.01110110B
D.11111011B
