已知一台时钟频率为2 GHz的计算机的CPI为1.2。某程序P在该计算机上的指令条数为4×10
9
。若在该计算机上,程序P从开始启动到执行结束所经历的时间是4 s,则运行P所用CPU寸间占整个CPU时间的百分比大约是( )。
下列存储保护方案中,不是针对“地址越界”访存违例的是( )。
若定点整数64位,含1位符号位,补码表示,则所能表示的绝对值最大的负数为( )。
根据操作数所在位置,指出其寻址方式(填空): (1)操作数在寄存器中,为( )寻址方式。 (2)操作数地址在寄存器,为( )寻址方式。 (3)操作数在指令中,为( )寻址方式。 (4)操作数地址(主存)在指令中,为( )寻址方式。 (5)操作数的地址为某一寄存器内容与位移量之和,可以是( )寻址方式。
下图为某计算机主机示意图,各部分之间的连线表示数据通路,数据传送方向如箭头所示。(1)给出图中寄存器A、B、C、D的名称。(2)简述取指令的数据通路。(3)简述取数指令LOADX的数据通路(完成功能(X)→AC,其中X为主存地址,由指令的地址码字段给出)。(4)简述存数指令STOREX的数据通路(完成功能(AC)→X,其中X为主存地址,由指令的地址码字段给出)。(5)简述加法指令ADDX的数据通路(完成功能(X)+(AC)→AC,其中X为主存地址,由指令的地址码字段给出)。
某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10 ns,主存的存取周期为50 ns。在CPU执行一段程序时,Cache完成存取的次数为4 800次,主存完成的存取次数为200次,该Cache一主存系统的效率是( )。(设Cache和主存不能同时访问。)
从一条指令的启动到下一条指令的启动的间隔时间称为( )。
数据寻址计算的是指令操作数的地址。下列寻址方式中,寻址得到的结果不是数据的是( )。
下列关于程序中断方式基本接口的说法中,不正确的是( )。
相对于硬布线控制器,微程序控制器的特点是( )。
下面关于PCI总线的叙述中,不正确的是( )。
下列关于主存一体多字和多体交叉方案的叙述中,不正确的是( )。
在字长为8位的定点整数计算机中,无符号整数X=246,则[一X]
补码
为( )。
下列说法中,正确的是( )。
一个四级流水线的处理器,连续向此流水线输入15条指令,则在第15个时钟周期结束时,共执行完的指令条数为( )。
下列说法中错误的是( )。
硬盘平均寻道时间为12 ms,传输速率为10 MB/s,磁盘控制器延时为2 ms,则一个转速为7 200 r/min的硬盘写1 KB数据时间为( )。
下列关于主存一体多字和多体交叉方案的叙述中,不正确的是( )。
根据( ),我们可以将计算机的发展史分为四代。
在微程序控制方式中,机器指令、微程序和微指令的关系是( )。
