单选题设某计算机有四级中断A、B、C、D,其硬件排队优先级次序为A>B>C>D。
下表列出的是执行每级中断处理程序所需的时间:
中断处理程序 所需时间
A 5us
B 15us
C 3us
D 12us
如果我们想以执行中断处理程序的时间作为确定中断优先级的尺度:时间越短优先级越高。
(1)请指出如何为各级中断处理程序设置屏蔽码?
(2)如果A、B、C、D分别在6us、8us、10us、Ous时刻发出中断请求,请画出CPU执行中断处理程序的序列。
(3)基于上题,请计算上述四个中断处理程序的平均执行时间。
单选题设变址寄存器为X,形式地址为D,某计算机具有先间址后变址的寻址方式,则这种寻址方式的有效地址为____。【北京航空航天大学2000年】
单选题以下叙述中____是正确的。【中科院计算所1998年】
单选题补码定点整数1101 0000右移两位后的值为______。
单选题在哪种结构的运算器中需要在ALU的两个输入端加上两个缓冲寄存器?______
A.单总线结构
B.双总线结构
C.三总线结构
D.都需要加
单选题在中断处理过程中,中断屏蔽功能可以起(①)的作用;中断可分为硬件中断和软件中断,硬件中断常常包括(②)。对于下列三种中断:a.系统调用中断,b.溢出中断,c.缺页中断,它们的中断优先级从高到低是(③)。每次发生中断后,保护现场(④),中断响应处理时,保护现场的工作是由 (⑤)完成的。 ①A.设置中断优先级B.改变中断优先级C.增加中断优先级D.撤消中断优先级 ②A.CPU故障中断B.溢出中断C.控制台、时钟中断D.缺页中断 ③A.abcB.acbC.bcaD.cba ④A.必需保护少量工作寄存器,同时必需保护进程控制块B.不必保护少量工作寄存器,而必需保护进程控制块C.必需保护少量工作寄存器,同时选择保护进程控制块D.不必保护少量工作寄存器,而选择保护进程控制块 ⑤A.硬件B.操作系统C.用户程序D.硬件和操作系统
单选题指令“MOVAx(源地址),[Bx+sI](目的地址)”的源操作数的寻址方式是____。【武汉大学2007年】
单选题在机器数____中,零的表示形式是唯一的。【北京邮电大学2002年】
单选题选择通道上可以连接若干个设备,其数据传送是以____为单位进行的。【武汉大学2005年】
单选题下列关于同步总线的说法中,正确的有______。
Ⅰ.同步总线一般按最慢的部件来设置公共时钟 Ⅱ.同步总线一般不能很长
Ⅲ.同步总线一般采用应答方式进行通信 Ⅳ.通常,CPU内部总线、处理器总线等采用同步总线
A.Ⅰ、Ⅱ
B.Ⅰ、Ⅱ、Ⅳ
C.Ⅲ、Ⅳ
D.Ⅱ、Ⅲ、Ⅳ
单选题下列说法正确的是____。【电子技大学1996年、1998年】
单选题半导体存储器速度最快的是( )。
单选题下面说法正确的是____。【南京航空航天大学2000年】
单选题在高位交叉编址的多体存储器中,主存地址的______用于选择存储器。
A.低位
B.中位
C.高位
D.不一定
单选题下列关于虚拟存储器的论述中,正确的是{{U}} {{/U}}。
A.对应用程序员透明,对系统程序员不透明
B.对应用程序员不透明,对系统程序员透明
C.对应用程序员、系统程序员都不透明
D.对应用程序员、系统程序员都透明
单选题假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的cache行读和cache行写,每字4B。对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。请问若全部访问都为读操作,该存储器的数据传输速率为______。
A.114.3MB/s
B.126.0MB/s
C.133.3MB/s
D.144.3MB/s
单选题冯·诺依曼型计算机的设计思想主要有______。 Ⅰ.存储程序
Ⅱ.二进制表示 Ⅲ.微程序方式 Ⅳ.局部性原理
A.Ⅰ、Ⅲ
B.Ⅱ、Ⅲ
C.Ⅱ、Ⅳ
D.Ⅰ、Ⅱ
单选题带有处理器的设备一般称为______设备。
单选题在CPU执行指令的过程中,操作数的地址由____给出。【北京理工大学2002年】
单选题CPU和主存的连接如下图所示,左起第二块SRAM的地址空间为______。CPU和主存的连接A.2000~3FFFB.3000~3FFFC.4000~4FFFD.4000~5FFF
