以下关于CISC和RISC的描述中,不正确的是___________。
在PowerPC处理器中,内存地址与I/O地址统一编址,访问内存单元和I/O设备是靠__________来区分的。
某同步总线的时钟频率为100MHz,宽度为3:2位,地址/数据线复用,每传输一个地址或者数据占有一个时钟周期。若该总线支持burst(猝发)传输方式,则一次“主存写”总线事务传输一个数组int buf[4]所需要的时间至少是___________ns。
在嵌入式系统设计中,一般包含多种类型的存储资源,比如ROM、EEPROM、NAND Flash、Nor Flash、DDR、SD卡等。下面关于这些资源的描述中,正确的是__________。
若信号量S的初值为2,当前值为-1,则表示有(54)等待进程。
某计算机数据总线为32位,地址空间从F0000000H到F007FFFFH映射为FLASH空间,若要实现FLASH的最大存储容量,至少需要___________片16K×16bit的FLASH芯片。
在主存储器和CPU之间增加Cache的目的是__________。
假设磁盘块与缓冲区大小相同,每个盘块读入缓冲区的时间为15μs,由缓冲区送至用户区的时间是5μs,在用户区内系统对每块数据的处理时间为1μs。若用户需要将大小为10个磁盘块的Doc1文件逐块从磁盘读入缓冲区,并送至用户区进行处理,那么采用单缓冲区需要花费的时间为__________(21)μs;采用双缓冲区需要花费的时间为__________(22)μs。
嵌入式系统中配置了大量的外围设备,即I/O设备。依据工作方式不同可以分为字符设备、块设备和网络设备。下面描述不正确的是__________。
对于TTL电路和CMOS电路的原理及比较,以下描述中不正确的是__________。
存储一个32位数0x12345678到1000H~1003H四个字节单元中,若以小端模式存储,则1000H存储单元的内容为___________。
在进行DSP的软件设计时,可以用汇编语言或者C语言进行设计,最终是生成可执行文件,通过下载线缆下载到DSP上运行、调试。下列对DSP软件的开发、编译、调试过程描述不正确的是________。
CISC是__________的简称。
嵌入式实时系统中,有3个主要指标衡量系统的实时性,即响应时间、吞吐量和生存时间,针对这3个指标,下列描述正确的是__________。
CPU是在__________结束时响应DMA i青求的。
Cache一般包含3种地址映射方式,分别为全相联映射、直接相联映射和组相联映射,下列描述不正确的是___________。
颜色深度是表达图像中单个像素的颜色或灰度所占的位数(bit)。若每个像素具有8位的颜色深度,则可表示__________种不同的颜色。
The architecture of an embedded system is an abstraction of the embedded device,meaning that it is a___________of the system that typically doesn’t show detailed implementation information such as software source code or hardware circuit design.
以下关于基于模型的软件设计的叙述中,错误的是_________。
声音(音频)信号的一个基本参数是频率,它是指声波每秒钟变化的次数,用Hz表示。人耳能听到的音频信号的频率范围是__________。
