单选题在高位交叉编址的多体存储器中,主存地址的______用于选择存储器。
A.低位
B.中位
C.高位
D.不一定
单选题下列关于虚拟存储器的论述中,正确的是{{U}} {{/U}}。
A.对应用程序员透明,对系统程序员不透明
B.对应用程序员不透明,对系统程序员透明
C.对应用程序员、系统程序员都不透明
D.对应用程序员、系统程序员都透明
单选题假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的cache行读和cache行写,每字4B。对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。请问若全部访问都为读操作,该存储器的数据传输速率为______。
A.114.3MB/s
B.126.0MB/s
C.133.3MB/s
D.144.3MB/s
单选题冯·诺依曼型计算机的设计思想主要有______。 Ⅰ.存储程序
Ⅱ.二进制表示 Ⅲ.微程序方式 Ⅳ.局部性原理
A.Ⅰ、Ⅲ
B.Ⅱ、Ⅲ
C.Ⅱ、Ⅳ
D.Ⅰ、Ⅱ
单选题带有处理器的设备一般称为______设备。
单选题在CPU执行指令的过程中,操作数的地址由____给出。【北京理工大学2002年】
单选题CPU和主存的连接如下图所示,左起第二块SRAM的地址空间为______。CPU和主存的连接A.2000~3FFFB.3000~3FFFC.4000~4FFFD.4000~5FFF
单选题CPU响应中断的条件是( )。
单选题超标量流水线技术通过______来提高指令的并行性。
单选题在下列计算机的存储部件中,CPU不能直接访问的是______。
A.主存储器
B.辅助存储器
C.寄存器
D.Cache
单选题下面存储器中,已经被淘汰的是______。
A.半导体存储器
B.磁表面存储器
C.磁芯存储器
D.光盘存储器
单选题四地址指令OPA1,A2,A3,A4的功能为(A1)OP(A2)→A3,且A4给出下一条指令地址,假设A1,A2,A3,A4都为主存储器地址,则完成上述指令需访存______次。
单选题磁盘驱动器向盘片磁道记录数据时采用{{U}} {{/U}}方式写入。
A.并行
B.串行
C.并行一串行
D.串行一并行
单选题计算机操作的最小时间单位是______。
单选题在补码加/减运算部件中,无论采用双符号位还是单符号位,必须有______电路,它一般用“异或”门来实现。
单选题对磁盘而言,输入输出操作的信息传送单位为( )。
单选题按照不同的数据传送格式,可以将外部接口划分为两类____。【华中理工大学1999年】
单选题中断发生时,由硬件保护并更新程序计数器PC,而不是由软件完成,主要是为了{{U}} {{/U}}。
A.能进入中断处理程序并能正确返回原程序
B.节省内存
C.提高处理速度
D.使中断处理程序易于编制,不易出错
单选题总线宽度与下列哪个选项有关____。【北京科技大学2008年】
单选题将十进制数15/2表示成二进制浮点规格化数(阶符l位,阶码2位,数符1位,尾数4位)是______。