问答题设机器数字长为8位(含1位符号位在内),写出对应下列各真值的原码、补码和反码。
-13/64,29/128,100,-87
问答题堆栈寻址方式中,设A为累加器,SP为堆栈指示器,:Msp为SP指示的栈顶单元,如果进栈操作是:(SP)-1→SP,(A)→Msp,那么出栈操作应为_______。
问答题说明计算机的组合逻辑控制器和微程序控制器在组成和运行原理两个方面的异同之处,比较其优缺点。
问答题已知X-0.1010,Y=0.1101,用补码加、减交替法计算X/Y。
问答题何谓总线仲裁?一般采用何种策略进行仲裁,简要说明它们的应用环境。
问答题某一单流水线处理机.包含取指、译码、执行3个功能段。取指、译码各需1T:在执行段,MOV操作需2T,ADD操作需3T,MUL操作需4T;各操作在1T内取数,在最后1T写结果。执行下面的程序后按要求分析指令流水线的功能。 k: MOV R1,R0; R1←(R0) k+1: MOV R0.R2,R1; RO←(R1)*(R0) k+2: MOV R0,R2,R1; RO←(R2)+(R3) (1)设计并画出流水线功能段的结构图。 (2)考虑指令数据相关性,设计并画出指令执行过程流水线的时空图。 (3)为了加快速度,可以采取哪些改进措施。
问答题某计算机的(:ache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是( )。
问答题已知CPU数据总线为8位,地址总线为16位,请用2K×8位的存储芯片将存储系统扩展成6K×8位,并指出需要几块内存芯片。
问答题若采用基址寻址方式,余数存放在指定的寄存器中,地址偏移量的范围为-32~31,可以作为基址寄存器的寄存器有_______个。
问答题某计算机的字长为16位,存储器按字编址,访内存指令格式如下:其中,OP为操作码,M为寻址方式,定义见表4-2,A为形式地址。设PC和RX分别为程序计数器和变址寄存器,字长为16位,问:【中科院计算所1999年】
问答题某台计算机只有Load/Store指令能对存储器进行读/写操作,其他指令只对寄存器进行操作。根据程序跟踪试验结果,已知每条指令所占的比例及CPI数,见表1-1。求上述情况的平均CPI。假设程序由M条指令组成。算逻运算中25%的指令的两表1—1每条指令所占的比例及CPI数个操作数中的一个已在寄存器中,另一个必须在算逻指令执行前用Load指令从存储器中取到寄存器中。因此有人建议增加另一种算逻指令,其特点是一个操作数取白寄存器,另一个操作数取自存储器,即寄存器一存储器类型,假设这种指令的CPI等于2。同时,转移指令的CPI变为3。求新指令系统的平均CPI。【清华大学1999年】
问答题(大连理工大学)异步流水线会出现顺序流水线不可能发生的______相关和写一写相关。
问答题用32位二二进制补码表示整数,可以表示最大正数是2
31
-1,绝对值最大的负数是-2
31
。为什么正、负数范围不对称(即为什么负整数比正整数多一个)?写出这两个数的二进制代码(用十六进制表示)。
问答题在程序查询、程序中断、DMA三种常见的I/O控制方式中,_____方式要求主存与I/O之间有直接数据通路;_____方式使cPU和I/()设备处于串行工作状态。
问答题试比较SRAM、DRAM、FlashMemory的性能特点。若某应用设计需要一种既可高速改写,又能在掉电时保存数据的存储器,可采用哪类芯片或哪种技术?【华中师范大学2000年】
问答题微程序
问答题简述计算机控制器的功能和执行一条指令所需的步骤。
问答题设某硬盘有4个磁头,10240个柱面,每磁道92个扇区,每扇区可记录512B,试计算该硬盘的容量。
问答题某机字长为16位,采用定长指令格式,指令长度为16位,包含32条双地址指令、64条单地址指令和4条无噪作数指令;每个地址字段占5位,请给出该机指令系统的操作码设计方案。
问答题设浮点数格式为:阶码5位(含1位阶符),尾数11位(含1位数符)。
分别写出51/128、-27/1024、7.375、-86.5所对应的不同要求的机器数。要求如下:
1)阶码和尾数均为原码。
2)阶码和尾数均为补码。
3)阶码为移码,尾数为补码。
(注:题意中应补充规格化数的要求。)