属于易失性存储器的是( )。
某机器采用四体低位交叉存储器,现分别执行下述操作: (1)读取6个连续地址单元中存放的存储字,重复80次; (2)读取8个连续地址单元中存放的存储字,重复60次。 则(1)和(2)所花时间之比为( )。
CPU执行一段程序时,Cache完成存取的次数为3 800次,主存完成存取的次数为200次,已知Cache存取周期为50 ns,主存为250 ns,那么Cache/主存系统的效率为( )。
指令流水线中,不同的指令在指令流水的不同功能段中可以( )。
如果X为负数,则已知[X]
补
,求[一X]
补
的方法是( )。
激光打印机的打印原理是( )。
下面关于CISC与RISC各自追求的主要目标的说法中,不正确的是( )。
某浮点机字长8位,尾数和阶码都采用补码形式,且运算过程中数符和阶符都采用双符号位,基数为2。则浮点加减运算过程中,当出现下列哪种情况时,需要左规?( )
设相对寻址的转移指令占两字节,第一字节是操作码,第二字节是相对位移量(用补码表示),每兰CPU从存储器取出一字节时,即自动完成(PC)+1→PC。若当前PC的内容为2008H,要求转移到2001 H,则该转移指令第二字节的内容为( )。
CPU功能不包括( )。
下图是一个简化的CPU与主存连接结构示意图(图中省略了所有多路选择器)。其中有一个累加寄存器AC、一个状态寄存器和其他四个寄存器(主存地址寄存器MAR、主存数据寄存器MDR、程序计数器PC和指令寄存器IR),各部件及其之间的连线表示数据通路,箭头表示信息传送方向。要求:(1)写出图中a、b、c、d四个寄存器的名称。(2)简述图中指令从主存取到控制器的过程。(3)说明数据从主存取出、运算、写回主存所经过的数据通路(假定数据地址已在MAR中)。
某机字长32位,主存容量1 MB,按字编址,块长512 B,Cache共可存放16个块,采用直接映射方式,则Cache地址长度为( )。
堆栈中保持不变的是( )。
设数据码字为10010011,采用汉明码进行校验,若仅考虑纠正一位错,则必须加入的(冗余)位数是( )。
接收到的(偶性)汉明码为1001101B,其中的信息为( )。
某计算机有如下部件:ALU,移位器,主存M,主存数据寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0一R1,暂存器C和D。(1)请将各逻辑部件组成一个数据通路,并标明数据流向。(2)画出“ADDR1,(R2)+”指令的指令周期流程图,指令功能是(R1)+((R2))→R1。
在计算机体系结构中,CPU内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR和存储器地址寄存器MAR等。若CPU要执行的指令为:MOV R
0
,#100(即将数值100传送到寄存器R
0
中),则CPU首先要完成的操作是( )。
将高级语言源程序转化为目标程序的过程是( )。
地址码直接给出的就是操作数本身的数值,这种寻址方式称为( )方式。
原码乘法是( )。
