单选题下列描述中,不符合RISC指令系统特点的是____。【哈尔滨工程大学2005年】
单选题( )算法是设备分配常用的一种算法。
单选题SRAM写入数据的条件是( )。
问答题请画出现代总线的主要组成,并作简要的解释。
问答题一种一地址指令的格式如下:【浙汀大学2000年】其中,I为间址特征,X为寻址模式,A为形式地址。设R为通用寄存器,也可作为变址寄存器。在表4-3中填入适当的寻址方式名称。
问答题下图所示为磁记录原理的两种方式的波形图,请按小圆圈序号的位置写出相应的记录方式或二进制数值。若为波形的方式,则写出它的特点。
问答题设有一个直接映像方式的Cache,其容量为8KB,每块内有16B,主存的容量是512KB,求:
问答题设某计算机共能完成78种操作,若指令字长为16位,试问单地址格式的指令其地址码可取几位?若想使指令的寻址范围扩大到2
16
,可采用什么方法?举出三种不同的例子加以说明?
问答题原理性地说明子程序调用指令的指令格式和执行步骤。
问答题请简述总线的物理和逻辑连接的具体含义。
※注意:需理解总线连接的两个方面,学习时不能仅注重物理连接。
问答题某8位计算机主存容量32K字节,组相联Cache容量2K字节,每组4Blocks,每Block 64个字节。假设Cache开始是空的,CPU从主存存储单元0开始顺序读取2176个字节数据(即按地址0、1、2的顺序一直读取到地址单元2175),然后再重复这样的读数过程7遍(共8遍),Cache速度是主存速度的10倍,采用LRu替换算法,假定块替换的时间忽略不计,计算采用Cache后的加速比。
问答题简述通道的功能。
问答题试证明多模块交叉存储器带宽大于顺序存储器带宽。
问答题简述微程序控制器的设计思想。
问答题设32位长的浮点数,其中阶符1位,阶码7位,数符l位,尾数23位。分别写出机器数采用原码和补码表示时,所对应的最接近于0的十进制负数。【哈尔滨工业大学2000年】
问答题计算机的时序电路中为什么要设置启停控制逻辑?该电路如何实现启停控制?
问答题简述存储系统的层次结构,说明每个层次所起的作用。
问答题设Cache分为2
g
个组,每组包含2
t
个块,Cache共有2
e
=2
g+1
个块。其映像关系为
j=(i mod 2
g
)×2
t
+h (0≤h≤2
t-1
)
由主存块号求出主存所在的区号
k=[i/2
c
]
其中,k是主存的区号,i是主存的块号,2
c
为Cache的块数,即n,“[]”为取整。
若g=2位,t=1位,求主存字块11可映像到Cache的哪一个字块中?
问答题使用变址寻址方式时,若变址寄存器的内容是4E3CH,指令形式地址是63H,则它对应的有效地址是_______。
问答题设机器字长为16位(含1位符号位),若一次移位需1us,一次加法需1us,则定点原码加减交替除法最多需_______时间?
