问答题某微机的寻址范围为64K,接有8片8K的存储器芯片,存储器芯片的片选信号为CS,试回答下列问题:【华中师范大学1998年】
问答题Cachce—MM两级存储器采用组相联映像(组间直接,组内全相联),要求Cache的每一块可在一个主存的存储周期内读出。(1)已知主存为模块交叉,每个存储模块宽度为8个字节,则块的大小是多少?(2)若Cache容量为512B,共分为2个组,主存容量是Cache容量的2048倍,则主存区号是多少位?区内组号是多少位?组内块号是多少位?块内地址是多少位?每次进行MM→Cache的地址变换时,需要参与相联比较的位数是多少位?(3)若Cache—MM地址变换表的内容如下表所示,当CPU访问主存的地址分别为19318H和0EDCBAH时,问是否能命中Cache?若能命中,用十六进制数写出相应的Cache地址。
问答题原理性地说明ADD R0,R1指令格式和执行步骤。
问答题设某光栅扫描显示器的分辨率为1024×768,帧频为50Hz,采用逐行扫描方式,若垂直回扫和水平回扫时间忽略不计,则此显示器的行频是_______ 。
问答题某流水线如下图所示,指出哪个是流水线的“瓶颈”段。简述解决流水线瓶颈的方法,并画出示意图。
问答题微机A和B采用不同主频的CPU芯片,片内逻辑电路完全相同。若A机的CPU主频为8MHz,平均指令执行速度为0.4MIPS,则A机的平均指令周期为多少?若B机的CPU主频为12MHz,B机的平均指令执行速度为多少?
问答题图3-1为某静态RAM的写时序图,其中R/W是读写控制信号,CS是片选信号。请判断这个时序是否正确。若你认为不正确,则指出错误在什么地方,并画出正确的时序图。【华中师范大学1997年】
问答题单总线CPU结构如下图所示,试写出加法指令ADDR0,Offs(R1)的读取和执行流程。其中R0表示目的寻址为寄存器寻址;Offs(R1)表示源寻址为变址寻址,Offs是偏移量,R1是变址寄存器。单总线CPU结构
问答题某一计算机系统采用段页式虚拟存储器方式,已知虚拟地址有32位,按字编址每个字段最多可以有1K字,每页16K字,主存储器容量64M字。1.计算出虚拟存储器的容量。2.分析逻辑地址和物理地址的格式。3.计算出段表和页表的长度。
问答题简述中断与DMA数据传送流程的3个阶段,设它们都只有单个外设。
问答题某16位微型机主存地址码为24位,使用1M×1位的DRAM芯片组成,存储周期为0.1μs,请问该机所允许的最大主存空间是多少?需用多少片DRAM芯片?若采用异步刷新方式,设存储元刷新最大间隔时间不超过8ms,则刷新定时信号的间隔时间是多少?
问答题已知x=0.10011101,y=0.1110,用不恢复余数阵列除法器求x/y。
问答题某计算机存储字长为16位,存储器按字编址,采用一地址格式的指令系统,允许直接、间接、变址、基址寻址,且变址寄存器和基址寄存器均为16位,试回答:【哈尔滨工业大学2000年】
问答题指令按完成的功能不同可分成哪几类?
问答题某总线在一个总线周期中传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为66MHz,总线带宽是多少?如果一个总线周期中并行传送64位数据,总线时钟频率升为100MHz,总线带宽是多少?【北京邮电大学2004年】
问答题假设微操作控制信号用Cn表示,指令操作码译码器输出用Im表示,机器周期状态用Mk表示,节拍电位信号用Ti表示,工作脉冲信号用Pj表示,状态反馈信息用Br表示,则组合逻辑控制器的微操作控制信号可用逻辑函数_______来描述。
问答题CPU响应中断时需要保护程序断点,这里的断点指的是_____的内容,它一般被保存到_____中。
问答题系统有20位地址线A
19
~A
0
,现手头有8片64K×1位的存储器芯片,需要把它们组织起来,问:
问答题CPU执行一段程序时,Cache完成存取的次数为1900次,主存完成存取的次数为100次,已知Cache存取周期为50ns,主存存取周期为250ns。求:【北京邮电大学2002年】1)Cache/主存系统的效率。2)平均访问时间。
问答题设矩阵A为(1)若将A视为对称矩阵,画出对其压缩存储的存储表;(2)若将A视为稀疏矩阵,画出A的十字链表结构。
