期刊文献+

基于VHDL的有限状态机设计 被引量:13

Design of Finite State Machine Based on VHDL
下载PDF
导出
摘要 通过2种状态机的设计方法比较,说明使用VHDL语言设计出稳定、可靠的有限状态机的方法是有效 的和实用的.由于两者对状态寄存器值的不同处理方法,使得状态机在采用不同编码方法时可靠性出现差异. 针对此问题提出的状态机设计方法很好的解决了这个问题,保证采用常用编码方法进行状态机编码时,不管采 用何种状态机的设计方法,状态机都会处于稳定、可靠状态. Comparing two finite state machine, declare how to use VHDL to design a reliable and stable finite state machine. Due to the difference between the two finite state machine, then their stability is different with new method proposed in this paper, we can design a reliable and stable finite state machine when take normal code method.
出处 《北京工业大学学报》 CAS CSCD 北大核心 2005年第1期21-24,共4页 Journal of Beijing University of Technology
关键词 有限状态机 VHDL 编码 独热码 finite state machine VHDL coding one-hot coding
  • 相关文献

参考文献2

  • 1潘松 王国栋.VHDL实用教程[M].电子科技大学出版社,2002..
  • 21076 IEEE,Standard VHDL Language Reference Manual[S].

共引文献5

同被引文献69

引证文献13

二级引证文献21

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部