期刊导航
期刊开放获取
重庆大学
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
DLL的原理与实现
被引量:
1
下载PDF
职称材料
导出
摘要
随着FPGA的密度和规模越来越高,片内时钟分配的质量变得更为重要。那种传统的时钟树法不再能够满足发展要求,这就需要新的时钟管理方法。延迟锁相环(DLL)就是其中的一种。本文介绍了DLL的功能、原理和应用技巧,并给出了具体设计实例。
作者
李炎然
朱明程
机构地区
深圳大学EDA技术中心
出处
《中国集成电路》
2005年第6期52-55,共4页
China lntegrated Circuit
基金
国家自然科学基金重大资助项目(No.90207012)
关键词
DLL
原理
延迟锁相环
FPGA
时钟分配
发展要求
管理方法
应用技巧
设计实例
时钟树
分类号
TN79 [电子电信—电路与系统]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
3
共引文献
1
同被引文献
0
引证文献
1
二级引证文献
1
参考文献
3
1
[1]朱明程.Xilinx数字系统现场集成技术.东南大学出版社,2002.
2
[2]Xilinx. Spartan-3 Complete Data Sheet (All four modules), 2004
3
[3]Xilinx. Spartan-3 1.2V FPGA Family: Functional Description,2003
共引文献
1
1
杨长雷,朱明程.
新型FPGA的I/O接口原理及关键技术[J]
.中国集成电路,2005(5):40-43.
被引量:1
引证文献
1
1
张红,周述涛,张管兴,张正璠.
高精度高速A/D转换器时钟稳定电路设计[J]
.电子元器件应用,2006,8(9):86-88.
被引量:1
二级引证文献
1
1
童子权.
1GSPS高速数据采集时钟系统的设计[J]
.哈尔滨理工大学学报,2007,12(3):36-39.
被引量:5
1
黄汝激.
求网络总可靠度的状态空间树法和精确分解算法[J]
.电子科学学刊,1990,12(3):276-283.
被引量:2
2
杭小庆,张素文,王天珍.
一种基于小波变换图像压缩编码方法[J]
.武汉汽车工业大学学报,1999,21(6):33-36.
被引量:3
3
STCD10x0:低功耗时钟分配芯片[J]
.世界电子元器件,2008(9):60-60.
4
德州仪器时钟分配多点LVDS线路驱动器[J]
.电子产品世界,2004,11(11B):35-36.
5
夏娃.
延续P4的神话——Intel新一代处理器Prescott[J]
.计算机应用文摘,2004(4):17-18.
6
IvanE.Sutherland,崔琳琳,等.
无时钟电脑[J]
.科学(中文版),2003(2):66-73.
7
通信与计算机[J]
.电子设计应用,2008(9):120-120.
8
刘兵.
K—终端网络可靠度的二进制分枝树法[J]
.鞍山师范学院学报,1997(2):16-19.
9
戴丽.
基于DSP的神经网络SVPWM控制系统的设计[J]
.电子质量,2007(9):11-12.
10
TI推出业界首款时钟分配多点LVDS线路驱动器[J]
.电源技术应用,2004,7(11).
中国集成电路
2005年 第6期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部