期刊文献+

一种适合FPGA实现的开平方算法 被引量:6

A Square Root Algorithm Based on FPGA
下载PDF
导出
摘要 随着嵌入式等实时系统技术的发展,越来越多的数字信号处理要求将开平方等运算用硬件实现.本文介绍了一种改进的不恢复余数的开平方算法,分析了它的一些优点,用VHDL语言在Xilinx公司的FPGA器件上实现了该算法;分别设计了被开方数是16位和8位的电路,并进行了比较.实验结果表明,与其他算法比较,改进的不恢复余数的开平方算法具有输出延时小和占用资源少的优点,同时随着被开方数的增加,最高频率下降幅度不大,具有较好的实用价值. With the development of embedded real time systems.more and more application areas need hardware implementation of square root algorithm, This paper introduced a revised non-restoring square root algorithm.discussed it's advantages and implementation way on FPGA. Different circuit was designed separately when radicand is 16 bits and 8 bits,respectively. The experiment shows that the algorithm introduced here has many advantages in terms on practical performance, such as output delay and speed, In the mean time with the increasing of the number of radicand,the maximum frequency only decreased a few.
出处 《厦门大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第2期199-201,共3页 Journal of Xiamen University:Natural Science
基金 厦门大学预研基金(Y07014)资助
关键词 开平方 FPGA VHDL square root FPGA VHDL
  • 相关文献

参考文献3

  • 1Li Yamin,Chu Wanming.Parallel-array implementations of a non-restoring square root algorithm[C]//1997 IEEE International Conference,1997:690-695.
  • 2侯伯亨.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,2000..
  • 3王艳梅,王同杰,郑成文.用VHDL实现的开方运算[J].沈阳工业学院学报,2004,23(1):57-59. 被引量:5

二级参考文献1

  • 1侯伯亨.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版,2000..

共引文献38

同被引文献17

引证文献6

二级引证文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部