高精度高速A/D转换器时钟稳定电路设计
被引量:1
摘要
对高速A/D转换器(ADC)的结构及其时钟稳定电路的设计概念、研究对象进行了介绍,并对用于高速A/D转换器的时钟稳定电路进行了调研,从而提出了一种新的设计方法。
出处
《电子元器件应用》
2006年第9期86-88,共3页
Electronic Component & Device Applications
二级参考文献3
-
1[1]朱明程.Xilinx数字系统现场集成技术.东南大学出版社,2002.
-
2[2]Xilinx. Spartan-3 Complete Data Sheet (All four modules), 2004
-
3[3]Xilinx. Spartan-3 1.2V FPGA Family: Functional Description,2003
同被引文献4
-
1于绍友.一种实用的双相时钟电路的设计[J].安徽电子信息职业技术学院学报,2006,5(3):77-78. 被引量:1
-
2王书娟,张雅绮,王飞飞.数字时钟管理系统及其应用[J].电子测量技术,2006,29(5):110-111. 被引量:5
-
3Altera Inc.Using PLLs in Cyclone Devices,Cyclone Handbook Volume1,Chapter 6[EB/OL].www.altera.com,2005.
-
4Altera Inc.StratixⅡ Device Handbook (Volume1&Volume2)[EB/OL].www.altera.com,2006.
二级引证文献5
-
1吕明爱,柳建,王江.激光测距回波信号高速采样处理技术研究[J].光电工程,2011,38(5):59-63. 被引量:6
-
2童林.一种多路可编程高速时钟电路的设计[J].电子产品世界,2012,19(7):43-45. 被引量:1
-
3邱桂芬,朱拥建.高速多通道数据采集系统的时钟同步设计[J].舰船电子对抗,2013,36(1):93-96. 被引量:5
-
4盖建新,童子权,陈坤,刘志强.频域稀疏信号可压缩采样方法[J].哈尔滨理工大学学报,2013,18(6):64-68. 被引量:1
-
5Jian Liu,Ming-ai Lv,Jiang Wang.Design of High-speed Sampling System in Pulse Laser Application[J].Optics and Photonics Journal,2013,3(2):73-75.
-
1徐鸣远,沈晓峰,朱璨.一种用于高速高精度A/D转换器的时钟稳定电路[J].微电子学,2010,40(3):309-312. 被引量:2
-
2张红,周述涛,张奉江,张正璠.用于高速ADC的低抖动时钟稳定电路[J].半导体技术,2008,33(12):1143-1147. 被引量:2
-
3张奉江,周述涛,李儒章,张正璠.一种新型低抖动快速锁定时钟稳定电路[J].微电子学,2008,38(1):137-140. 被引量:2
-
4周仕波,王永禄,朱灿.一种新型差分脉宽控制环路的设计[J].微电子学,2010,40(6):861-864.
-
5罗凯,朱璨,胡刚毅.一种基于全差分积分器的时钟稳定电路设计[J].微电子学,2015,45(4):437-440. 被引量:2
-
6朱璨,徐鸣远,沈晓峰,冯雯雯.一种基于差动放大器的超高速脉宽调整电路[J].微电子学,2010,40(2):270-273.
-
7陈红梅,邓红辉,张明文,陶阳,尹勇生.高速低抖动时钟稳定电路设计[J].电子测量与仪器学报,2011,25(11):966-971. 被引量:14