期刊文献+

基于FPGA的高速异步FIFO存储器设计 被引量:16

Design of high-speed asynchronous FIFO memory based on VHDL
原文传递
导出
摘要 介绍异步FIFO存储器应用及其结构,详细分析了异步FIFO的标志逻辑设计及亚稳态的消除,提出了一种基于FPGA芯片利用格雷码对地址编码解决异步读、写时钟问题的思路及方法,并给出了VHDL程序.该方法具有高速、可移植性强、工作效率高的特点,在数字系统设计中具有一定的意义和应用价值. It is presented the asynchronous FIFO memory structure and its applications. It was analysised the asynchronous FIFO memory flags logic design and eliminate metastability. It is proposed an approach based on FPGA chips by using Grey code to address coding solution asynchronous reading and writing of the ideas and methods clock,and show a code of VHDL. The method has portability strong,efficient features which can be widely used digital system design related.
出处 《云南大学学报(自然科学版)》 CAS CSCD 北大核心 2007年第6期560-565,569,共7页 Journal of Yunnan University(Natural Sciences Edition)
基金 云南省教育厅科学研究基金项目(6Y0046D)
关键词 异步FIFO 标志逻辑 格雷码 亚稳态 FPGA VHDL asynchronous FIFO flags logic Grey code FPGA VHDL
  • 相关文献

参考文献5

二级参考文献6

  • 1马群生 李健航 等.ALTERA EDA设计软件MAX++PLUS[M].清华大学计算机系,..
  • 2王一超.ASIC与现场可编程器件[J].全国专用集成电路和系统集成学术交流会论文集,1995,.
  • 3侯伯亨.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版,2000..
  • 4CY7C4245 Datasheet. http://www.cypress.com.
  • 5王一超,全国专用集成电路和系统集成学术交流会文集,1995年
  • 6马群生,ALTERA EDA设计软件 MAX++ PLUS八门

共引文献16

同被引文献94

引证文献16

二级引证文献63

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部