期刊文献+

基于JTAG接口的DSP内嵌调试器设计 被引量:2

Design of embedded debugging module of DSP processor based on JTAG interface
下载PDF
导出
摘要 介绍了基于JTAG协议的高性能DSP处理器内嵌调试器的设计。对调试系统的总体架构、JTAG接口到功能模块的实现进行了详尽的阐述。该调试器可应用于高性能DSP处理器TUP的调试工作中,具有良好的参考价值。 This paper described the design of embedded debugging module of DSP processor based on JTAG interface. It demonstrated the debugger architecture, JTAG interface and the implementation of the module. This module can be used in TUP, a high performance DSP processor which was developed by school of micro electronics of SJTU.
作者 周磊 毛志刚
出处 《信息技术》 2008年第5期134-136,共3页 Information Technology
关键词 JTAG DSP 内嵌调试器 JTAG DSP embedded debugging module
  • 相关文献

参考文献5

  • 1Pelliconi R, Campi F, Salsa L, et al. An in-circuit debug environment for multiprocessor SOCs based on a HDL RISC soft-core Proceedings [C]. 2004 International Symposium on 16-18Nov. 2004:193- 196.
  • 2Dae-Young Jung, Sung-Ho Kwak, Moon-Key Lee. Reusable embedded debugger for 32 bit RISC processor using the JTAG boundary scan architecture[ C ]. IEEE Asia-Pacific Conference on 6 - 8 Aug. 2002: 209 - 212.
  • 3Zhengyi Lu,Chengshou Sun.Fully IEEE1149.1 compatible DFT solution for MIPS CPU CORE[C].Proceedings.5th International Conference,2003,2:1140-1144.
  • 4郭筝,郭炜.系统级的可测性设计[J].计算机工程,2005,31(20):202-204. 被引量:6
  • 5曾毅,张小松,陈景春,李毅超.JTAG边界扫描技术及其在嵌入式开发中的应用[J].计算机应用,2004,24(B12):307-309. 被引量:8

二级参考文献4

共引文献12

同被引文献5

引证文献2

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部