摘要
文章文提出了一种基于现场可编程逻辑阵列器件(FPGA)的自适应有限冲击响应(Finite Im-pulse Response,FIR)滤波器的设计方法。分析了最小均方误差(Least Mean Squares,LMS)自适应算法的基本原理,针对通用DSP芯片实现的自适应滤波器处理速度低和使用HDL语言编写底层代码用FPGA实现的自适应滤波器开发效率低的缺点,提出了基于System Generator(SYSGEN)系统建模的方法。给出了不同步长因子对算法收敛性能的影响,该方法使设计简单、灵活,省去繁重的VHDL编程过程,自动生成适合硬件要求的文件,硬件资源耗费少,提高了数字信号处理的速度。
出处
《仪器仪表与分析监测》
2008年第4期10-12,共3页
Instrumentation·Analysis·Monitoring