期刊文献+

基于CPLD/FPGA高速数据采集系统的设计 被引量:2

Design of High Speed Data Collection System Based on CPLD/FPGA
下载PDF
导出
摘要 针对传统数据采集与处理系统存在运算能力差,扩展难度大等缺点,采用CPLD/FPGA可编程逻辑器件、ARM32位嵌入式微处理器、FIFO存储器、USB接口设计多功能的高速数据采集系统,并设计出系统硬件结构和软件流程。该系统可实现对各种模拟信号的数据采集和处理,实用性强,可靠性高,编程灵活,数据采集和传输速度快,具有很好的应用和发展前景。 Aimed at such problems as operational capability and expansion hardness of traditional data collection and processing system,CPLD/FPGA programmable logic device, ARM32 flushbonding MPU,FIFO memory,USB interface are used to design multifunctional high speed data collection system, and hardware configuration and software flow. The system can realize the collection and process of different analog signals. It has good practicability, high reliability, flexible programming, fast data collection and transmission speed,the system has a very good application and developing promise.
作者 贾正松
出处 《现代电子技术》 2009年第9期112-114,共3页 Modern Electronics Technique
关键词 CPLD FPGA USB 数据采集 CPLD FPGA USB data collection
  • 相关文献

参考文献5

二级参考文献15

共引文献59

同被引文献9

引证文献2

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部