期刊导航
期刊开放获取
重庆大学
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
经改造的DDS功能用作波特率发生器
原文传递
导出
摘要
一般情况下,可以用一个现有的振荡器,为一个UART产生一个波特率时钟。振荡器频率必须作分频,而分频会带来波特率误差。表1表示当用一个8MHz晶振和一个普通的二进制分频器生成波特率时,产生误差的百分比。本例中的系统可以获得一个比波特率快16倍的时钟。
作者
Abhijeet Deshpande
机构地区
加利福尼亚Glendale市
出处
《电子设计技术 EDN CHINA》
2010年第10期74-74,75,共2页
EDN CHINA
关键词
波特率发生器
DDS
功能
改造
分频器
UART
振荡器
二进制
分类号
TN74 [电子电信—电路与系统]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
1
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
参考文献
1
1
A Technical Tutorial on Direct Digital Synthesis,Analog Devices, 1999.
1
王永州,范多旺.
基于FPGA/CPLD的高速和低速UART的设计及其应用[J]
.铁路计算机应用,2006,15(10):1-4.
被引量:7
2
郭敦势.
基于FPGA的串口通信电路设计[J]
.中国科技博览,2013,0(8):320-320.
3
贺春芝,夏银水,王伦耀.
UART IP核的设计及其FPGA实现[J]
.浙江大学学报(理学版),2012,39(5):535-540.
被引量:4
4
胡文忻.
用VHDL实现的8251[J]
.科技信息,2009(7):61-62.
5
井新宇.
基于FPGA/CPLD设计与实现UART[J]
.今日电子,2004(7):94-95.
被引量:3
6
刘磊,顾斌,龚美霞.
CPLD的串口电路设计[J]
.电子制作,2011,19(2):55-56.
7
林爱英,胡惠敏,贾树恒.
基于FPGA的通用异步收发器设计[J]
.现代电子技术,2011,34(15):121-123.
被引量:3
8
王明洋.
通用异步接收器和发送器ST16C550的结构及应用扩展[J]
.电子制作,2007,15(1):43-44.
被引量:2
9
杨耀民,任秀敏,郑研.
P89C669的双串口调试[J]
.光盘技术,2006(2):38-40.
被引量:1
10
蔡德胜,方寿海.
一种高可靠性的计算机与FPGA串行通信的实现[J]
.现代电子技术,2011,34(19):84-86.
被引量:5
电子设计技术 EDN CHINA
2010年 第10期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部