期刊文献+

基于FPGA的AVS视频解码芯片验证平台设计 被引量:2

Design of verification platform for AVS video decoder based on FPGA
下载PDF
导出
摘要 针对AVS视频解码芯片仿真和验证的要求,提出了基于FPGA的验证平台框架。该验证平台主要用于对AVS解码芯片进行硬件模块的验证,从而为整个视频解码芯片的开发提供可靠的依据。该平台基于Nios II软核处理器,可使软件模块和硬件模块在一个平台下真正实现软硬件协同工作。基于该平台实现了多个硬件模块和AVS视频解码芯片的验证,其结果证明了该验证平台的正确性和可靠性。 According to the requirements of AVS video decoder chip simulation and verification, this paper proposes a framework of verification platform based on FPGA. This platform is mainly used to verify hardware modules of AVS decoder chip, and provides a reliable basis for development of the entire video decoder chip. The platform, based on Nios II softcore processor, enables software modules and hardware modules work together. The verification results of several hardware modules and AVS decoder chip prove its validity and reliability.
出处 《电子技术应用》 北大核心 2012年第1期38-40,共3页 Application of Electronic Technique
关键词 AVS视频解码 FPGA 验证平台 软硬件协同工作 AVS video decoder FPGA verification platform collaborative work of hardware and software
  • 相关文献

参考文献3

二级参考文献9

  • 1须自明,刘战,王国章,于宗光.各种验证技术在SoC设计中的应用[J].微计算机信息,2006(01Z):120-121. 被引量:12
  • 2John Wiley.H.264 and MPEG-4 Video Compression. The Robert Gordon University,Aberdeen, UK,2003
  • 3512Mbx4x8x16 DDR SDRAM Data Sheet. Micron Technology Inc. 2005
  • 4Cyclone II Device Handbook. Ahem Technology Inc.
  • 5Xilinx. Virtex -E 1.8 V Field Programmable Gate Arrays .2002
  • 6中华人民共和国国家标准,信息技术先进音视频编码第二部分:视频,GB/T20090.2-2006,2006年3月
  • 7Draft ITU-T Recommendation H.264 and Draft ISO/IEC 1449610 AVC. Joint Video Team of ISO/IEC JTC1/SC29/WG11& ITUT SG16/Q.6 Doe. JVT-G050, T. Wieg, Ed., Pattaya, Thailand, Mar, 2003
  • 8ADLINK . NulPC / NuDAQ ePCI-7300A & PCI-7300A 80MB Ultra-High Speed 32-CH Digital I/O Boards User's Guide (Manual Rev 2.21). 2001
  • 9ADLINK .PCIS-DASK for PC Compatibles Function Reference (Manual Rev 3.22). 2001

同被引文献8

引证文献2

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部