期刊文献+

基于Verilog HDL的有限状态机的优化设计 被引量:8

Optimization Design of FSM Based on Verilog HDL
下载PDF
导出
摘要 有限状态机(FSM)在数字电路设计中的使用非常广泛,该文研究了有限状态机的优化设计方法。利用FPGA开发软件Quartus II和仿真软件ModelSim-Altera对不同方法所设计的状态机进行综合电路分析以及对仿真波形进行时序分析,找出不同状态机在电路上、仿真中以及稳定性上的优缺点。结果表明,采用两段式(Two-always)和三段式(Three-always)设计的状态机在多方面上都优于用一段式(One-always)所设计的状态机,而且采用三段式所设计的状态机在稳定性上更优于用两段式所设计的状态机。 FSM is widely used in digital circuit design.Optimization design method of FSM is introduced.Use FPGA development software Quartus II and simulation software to analyze the synthetical circuit of FSM designed by different methods and analyze the time sequence of simulation waveforms.Find out Advantages and disadvantages on circuit,simulation and stability of different FSMs.According the result,the FSM designed by Two-always method and Three-always method is better than that designed by One-always method on many aspects.And three-always FSM is better than two-always FSM on stability.
出处 《电子质量》 2012年第3期36-38,42,共4页 Electronics Quality
关键词 VERILOG HDL 有限状态机 QuartusⅡ 优化设计 Verilog HDL FSM(Finite State Machine) Quartus II Optimization design
  • 相关文献

参考文献4

  • 1James E.Stine.Digital Computer Arithmetic Datapath De-sign Using Verilog HDL[M].Boston:Kluwer Academic Pub-lishers,2004.
  • 2夏宇闻.Verilog数字系统设计教程[M].北京:北京航空航天大学出版社,2010.
  • 3龚书涛,吕国强,彭良清.在FPGA中状态机的编码方式[J].电子工程师,2005,31(11):51-53. 被引量:6
  • 4周立功.ActelFPGA原理与应用[M].广州:广州致远电子有限公司,2007.

二级参考文献2

共引文献6

同被引文献58

引证文献8

二级引证文献18

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部