期刊文献+

基于FPGA的计价器实验 被引量:3

FPGA Based Valuation Experiment
下载PDF
导出
摘要 由计价器的要求,提出设计方案,建立顶层文件;根据方案框图,设计各底层模块。通过在QuartusII8.1以及Modelsim软件中编译和下载测试,得到了仿真波形和关键设计结果。在DE0板Cyclone III系列EP3C16F484C6芯片上的下载测试,其多功能体现在不仅能实现显示乘车费用的功能,还可以通过选择键选择显示出乘车路程、乘客乘载时间以及等待时间。 By the meter requirements, one puts forward the design plan and establishes the top file. According to the program diagram, one designs each module. In QuartusⅡ8. 1 and Modelsim software to compile and download test, the simulation waveforms and key design results can be obtained. In the DE0 board Cyclone Ⅲ series EP3C16F484C6 chip download test, its function is not only lie in realizing the display car cost function, also choose to select show's commute, passenger loading time and waiting time.
出处 《实验科学与技术》 2012年第3期13-14,18,共3页 Experiment Science and Technology
关键词 计价器 VHDL语言 算法 QuartusII8.1软件 valuation VHDL algorithm QuartusⅡ8. 1 sfotuare
  • 相关文献

参考文献5

  • 1席德勋.现代电子技术[M]北京:高等教育出版社,1999.
  • 2何希才.新型集成电路及其应用实例[M]北京:科学出版社,2002.
  • 3王小海;蔡忠法.电子技术基础实验教程[M]北京:高等教育出版社,2006.
  • 4郑燕;赫建国;党剑华.基于VHDL语言与QuaasⅡ软件的可编程逻辑器件与应用开发[M]北京:国防工业出版社,2007.
  • 5郑亚民;董晓舟.可编程逻辑器件开发软件QuaasⅡ[M]北京:国防工业出版社,2006.

同被引文献11

引证文献3

二级引证文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部