期刊文献+

TMS320C6455的DDR2电路的信号完整性设计 被引量:2

The Design of Signal Integrity of TMS320C6455 DDR2 Circuit
下载PDF
导出
摘要 该文利用Ansoft Designer和SIwave配合Cadence Allegro对TMS320C6455的DDR2电路进行信号完整性设计的流程,阐述了高速电路设计过程中如何设定约束规则以及利用仿真工具对PCB进行前仿真和后仿真的方法,有助于硬件设计人员进行高速电路设计。 This paper describes how to making use of Cadence Allegro,Ansoft Designer and SIwave to design the DDR2 circuit of TMS320C6455,and explains the design steps of setting constraint,taking pre-simulation and post-simulation with simulation tools.This paper will be helpful for hardware designers.
出处 《杭州电子科技大学学报(自然科学版)》 2012年第5期163-166,共4页 Journal of Hangzhou Dianzi University:Natural Sciences
关键词 高速数字信号 数字信号处理器 双倍数据速率 信号完整性 high speed digital signal DSP DDR2 signal integrity
  • 相关文献

参考文献5

二级参考文献12

  • 1汪安民,张松灿.基于USB2.0接口的DSP仿真器技术[J].单片机与嵌入式系统应用,2005,5(10):57-59. 被引量:3
  • 2JEDEC STANDARD DDR2 SDRAM Specification [ M]. JESD79-2B, 2005.1.
  • 3Successful DDR2 Design-Mentor Graphics highlights design issues and solutions for DDR2, the latest trend in memory design [ M]. Xcell journal First Quarter, 2006.
  • 4DDR2 design guide for two-DIMM systems [ M ]. Micron Technology, 2003.
  • 5Signal integrity solution guide [ M ]. Xlinx, 2005. 7.
  • 6Virtex-5 Date Sheet: DC and Switching Characteristics [ M ]. Xlinx,2007.11.
  • 7High-performance DDR2 Sdram interface in Vitex- 5 devices[ M]. Xlinx,2008.5.
  • 8Xlinx memory interface generator (MIG) user guide[ M ]. Xlinx, 2008.3.
  • 92GB, 4GB (× 64, DR) 200-pin DDR2 Sdram Sodimm features[ M]. Micron Technology,2006.
  • 10张海凤.HyperLynx仿真与PCB设计[M].北京:机械工业出版社,2005.

共引文献8

同被引文献4

引证文献2

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部