期刊文献+

基于CPLD的FPGA从并快速加载方案 被引量:2

Fast Serial Parallel Loading Scheme of FPGA Basing on CPLD
下载PDF
导出
摘要 提出了基于复杂可编程逻辑器件(CPLD)的现场可编程门阵列(FPGA)从并加载方案,及逻辑代码的实现过程,并给出仿真结果。该方案理论计算结果表明,当加载SPARTAN-6系列最高端的6SLX150T时,采用基于CPLD的从并加载方式,共需要加载时间为1.221 s,完全满足通信产品的快启动要求,具有较高的应用价值。 This paper describes field programmable gate array (FPGA) parallel loading scheme, which is based on complex programmable logic device (CPLD). This paper also describes the implementation process of logic code and provides simulation results. The calculation results of this scheme show that using a CPLD-based parallel-loading scheme when loading the 6SLX150T (highest level of SPARTAN-6), the loading time is just 1.221 s. This fully satisfies the quick boot of communication products and has higher application value.
作者 李春雨
出处 《中兴通讯技术》 2014年第4期57-59,共3页 ZTE Technology Journal
基金 基于X86嵌入式处理器在线侦错卡的开发(A-0271-14-029)
关键词 FPGA CPLD 控制器 从并 加载 启动 FPGA CPLD controller salve parallel loading boot
  • 相关文献

参考文献7

二级参考文献25

  • 1梅安华,田建生,刘欢,聂鑫,程宁.基于PCI总线的FPGA配置系统的设计[J].计算机测量与控制,2005,13(4):375-377. 被引量:6
  • 2王小峰,周吉鹏.一种FPGA在线配置FLASH的方法[J].电子器件,2006,29(3):902-904. 被引量:7
  • 3胡启道,张福洪,戴绍港.基于MCU的FPGA在线配置[J].电子器件,2007,30(3):1049-1051. 被引量:14
  • 4[4]王道宪.CPLD/FPGA可编程器件应用与开发[M].北京:国防工业出版社,2004.
  • 5[1]http://www.arm7-arm9.com/fpga/fpga-112.htm[EB/OL].
  • 6[2]http://www.altera.com.cn/[EB/OL].
  • 7葛立明,范多旺,陈光武.基于ARM的FPGA加载配置实现[J].微计算机信息,2007(01Z):244-245. 被引量:7
  • 8Winbond,Inc. 8M-BIT SERIAL FLASH MEMORY WITH DUAL AND QUAD SPI. http://www. Winbond. com/NR/rdonlyres/ 4D2 BF674-7427-4FC8 -AEF-1 A534DF74FI 6/0/W25 Q80 BV. pdf. 2O09.
  • 9Xilinx,Inc. Spartan-6 FPGA Datasheet : DC and Switching Charac-teristics, http://china, xilinx, com/support/documentation/data_sheets/ds162, pdf. 2011.
  • 10128 Mx8 bit NAND flash memory REV 0.2[EB].Samsung Electronics. 2008.

共引文献53

同被引文献14

引证文献2

二级引证文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部