摘要
实现了一种DSP与FPGA高速数据通信方案,用于满足数字预失真线性化系统中的算法处理实时性要求。该系统采用低功耗DSP处理器实现预失真算法并提取参数,高性能FPGA则用于构建数字预失真器,结合DSP高速数据处理的优势和FPGA实时响应的要求,达到了系统性能的最优化。此方案基于TMS674X系列DSP芯片与Cyclone V系列FPGA芯片,使用通用并行接口(u PP)与FPGA相连接,并利用中断和使能信号作为判断位和使能位完成双向通信。板级联合调试结果表明,该方案具有较高的可行性和稳定性。
基金
国家自然科学基金项目(61171040)
浙江省公益技术应用研究项目(2014C34G2070001)