摘要
本文通过将AFDX端系统SoC设计加载到硬件仿真加速器上运行,在HDL侧以真正的硬件电路运行来替代用仿真工具软件运行SoC设计的方式,可以大大提高测试向量的仿真速度,并且可以将主要模块信号波形上传到在HVL侧主机上,增强了测试的可观测性,可以快速的定位出错误的信号,提高了验证效率,对机载SoC设计的功能验证提供了参考。
出处
《电子技术与软件工程》
2020年第1期76-77,共2页
ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
基金
中央高校基本科研业务费项目,项目编号(3122018D033)
中央高校基本科研业务费资助项目,项目编号(201903)