期刊文献+

LEO-5G下行同步FPGA设计与实现

Design and Implementation of FPGA for LEO-5G
下载PDF
导出
摘要 随着低地球轨道卫星通信系统和第五代移动通信技术的融合,全球高速、低延迟的通信服务成为可能。本文主要分析了现场可编程门阵列(Field-Programmable Gate Array,FPGA)在LEO-5G下行同步中的应用需求,提出了基于FPGA的LEO-5G下行同步方案,展示技术测试结果验证了所提方案的有效性,为LEO-5G通信系统的下行同步提供了可行的技术路径。 With the integration of the low Earth orbit satellite communication system and the fifth generation of mobile communication technology,global high-speed,low-latency communication services are possible.This paper mainly analyzes the application requirements of Field Programmable gate array(FPGA)in LEO-5G downstream synchronization.And proposes the LEO-5G downlink synchronization scheme based on FPGA,which shows the technical test results to verify the effectiveness of the proposed scheme,and provides a feasible technical path for the downlink synchronization of LEO-5G communication system.
作者 汪文军 WANG Wenjun(Gongcheng Management Consulting Co.,Ltd.,Guangzhou Guangdong 510000,China)
出处 《信息与电脑》 2024年第11期144-146,共3页 Information & Computer
关键词 LEO-5G FPGA设计 技术分析 LEO-5G FPGA design technical analysis
  • 相关文献

参考文献4

二级参考文献18

共引文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部