摘要
微处理器内部嵌入的定时器数量有限,虽然有外扩3个16位定时器的芯片,但难以满足需求。因此应用FPGA研制具有7个16位定时器IP核,设计命令字,设置命令字可以组成3个32位定时器,4个基准定时单位的选择,自动装载定时参数,能够与微处理器接口,提高微处理器的定时操作处理效率。阐述定时器系统的结构和各组成模块的工作原理,定时器定时计数的流程图。以定时器IP核与89C51单片机接口为例,说明定时器IP核的初始化编程步骤,定时运行过程中的应用方法。
出处
《轻工科技》
2015年第7期86-88,共3页
Light Industry Science and Technology
基金
2013年度广西高等学校科研项目"应用FPGA实现寻址与存储功能一体化的存储器研究"(2013LX092)