期刊文献+

一种快速CRC算法的硬件实现方法 被引量:17

A Hardware Implementation of Fast CRC Calculation
下载PDF
导出
摘要 介绍了CRC校验算法的硬件电路实现方法。CRC校验广泛应用于通信、存储系统 ,在串行CRC实现的基础上 ,对电路结构提出了改进的方案 ,并实现了CRC的并行计算 ,由此进一步可以适用于任意位数据宽度的数据输入情况。 CRC has numerous applications. This paper presents a hardware implementation of CRC. By optimizing the circuit to a parallel architecture, based on the serial hardware implementation, we get a fast CRC calculation circuit. The new circuit can be applied in a high frequency field with various bit width.
出处 《电子器件》 CAS 2003年第1期88-91,共4页 Chinese Journal of Electron Devices
关键词 CRC 模2 串行实现 并行实现 CRC module 2 field serial implementation parallel implementation
  • 相关文献

参考文献5

  • 1[1]Ramabadran Tenkasi V. and Gaitonde Sunil S. Iowa State University. A Tutorial on CRC Computation[J] . In: IEEE MICRO, Aug. 1988; 8 (4): 62 - 74.
  • 2[2]Albertengo G. and Sisto R. Parallel CRC Generation[J].IEEE MICRO, Oct. 1990; 10 (5): 63 - 71
  • 3[3]Peterson and Wdldon, Error-Correcting Codes [ M ]. The MIT Press,2nd edition 1972
  • 4[4]Kazakov Peter. Fast Calculation of the Number of MinimumWeight Words of CRC Codes [ J ]. IEEE TRANSACTION ON INFORMATION THEORY, MARCH 2001; 43 ( 3 ): 1190 -1195
  • 5[5]Tong-Bi Pei and Charles Zukowski. High-Speed Parallel CRC Circuit in VLSI[J]. IEEE TRANSACTIONS ON COMMUNICATIONS, APRIL 1992 ;40(4) :653 - 655.

同被引文献87

引证文献17

二级引证文献72

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部