期刊文献+

用FPGA实现纠错编码的一种方法 被引量:1

下载PDF
导出
摘要 本文提出了一种用FPGA实现纠错编码的设计思想,并以Altera MAX+PlusII为硬件开发平台.利用FPGA编程的特点,用软件编程方法,很好的解决了纠错编码中存在的码速变换和实时性问题,实现了(7,3)循环码编码过程,以及在加性噪声中的纠错、译码过程,对整个系统进行了实验仿真.最后,下载到自行开发的实验板可编程逻辑器件上,从而完成了整个纠错编译码系统的开发.
出处 《实验技术与管理》 CAS 2003年第3期48-50,58,共4页 Experimental Technology and Management
  • 相关文献

参考文献1

  • 1侯伯亨 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999..

共引文献130

同被引文献7

引证文献1

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部