期刊导航
期刊开放获取
重庆大学
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
FPGA实现的基4FFT处理器高效排序算法研究
被引量:
7
1
作者
伍万棱
邵杰
冼楚华
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2005年第2期222-226,共5页
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行...
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行时序控制,用3个实数乘法器实现基4蝶形的3次复数乘法,相对于传统的基4FFT算法可以节省75 %的乘法器逻辑资源。实验结果表明,用该算法设计的1 0 2 4点复数基4FFT处理器在1 0 0 MHz的主时钟频率下运算速度为5 1 .2 9μs,满足了FFT运算的高速实时性要求。由于该排序思想可以较方便地扩展到基8或基1 6,但不增加进行一次基本蝶算的时钟周期数,依然是4个,故对于高基数将具有更高的效率。
展开更多
关键词
FFT处理器
基4排序算法
流水线方式
并行方式
基4蝶形
下载PDF
职称材料
一种深度流水线的浮点加法器
被引量:
1
2
作者
邵杰
伍万棱
余汉城
《电子器件》
CAS
2007年第3期911-914,共4页
随着数字信号处理技术的发展,FPGA正越来越频繁地用于实现基于高速硬件的高性能的科学计算.本文通过增加浮点加法器的流水线级数来提高其单位时间的吞吐量,探讨了充分利用FPGA内部丰富的触发器来提高系统主频的可行性.提出了一种指数和...
随着数字信号处理技术的发展,FPGA正越来越频繁地用于实现基于高速硬件的高性能的科学计算.本文通过增加浮点加法器的流水线级数来提高其单位时间的吞吐量,探讨了充分利用FPGA内部丰富的触发器来提高系统主频的可行性.提出了一种指数和尾数操作、加法和减法操作均分离的多路径浮点加法器结构,对于单精度(32位)的操作数,采用Altera公司的StratixⅡ系列芯片,8级流水线可以达到356MHz以上的速度.
展开更多
关键词
浮点加法器
FPGA
流水线
吞吐量
下载PDF
职称材料
题名
FPGA实现的基4FFT处理器高效排序算法研究
被引量:
7
1
作者
伍万棱
邵杰
冼楚华
机构
南京航空航天大学信息科学与技术学院
出处
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2005年第2期222-226,共5页
基金
南京航空航天大学本科生科技创新基金资助项目。
文摘
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行时序控制,用3个实数乘法器实现基4蝶形的3次复数乘法,相对于传统的基4FFT算法可以节省75 %的乘法器逻辑资源。实验结果表明,用该算法设计的1 0 2 4点复数基4FFT处理器在1 0 0 MHz的主时钟频率下运算速度为5 1 .2 9μs,满足了FFT运算的高速实时性要求。由于该排序思想可以较方便地扩展到基8或基1 6,但不增加进行一次基本蝶算的时钟周期数,依然是4个,故对于高基数将具有更高的效率。
关键词
FFT处理器
基4排序算法
流水线方式
并行方式
基4蝶形
Keywords
FFT processor
radix-4 sorting architecture
pipeline scheme
parallel scheme
radix-4 butterfly
分类号
TN431.2 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种深度流水线的浮点加法器
被引量:
1
2
作者
邵杰
伍万棱
余汉城
机构
南京航空航天大学信息科学与技术学院
出处
《电子器件》
CAS
2007年第3期911-914,共4页
文摘
随着数字信号处理技术的发展,FPGA正越来越频繁地用于实现基于高速硬件的高性能的科学计算.本文通过增加浮点加法器的流水线级数来提高其单位时间的吞吐量,探讨了充分利用FPGA内部丰富的触发器来提高系统主频的可行性.提出了一种指数和尾数操作、加法和减法操作均分离的多路径浮点加法器结构,对于单精度(32位)的操作数,采用Altera公司的StratixⅡ系列芯片,8级流水线可以达到356MHz以上的速度.
关键词
浮点加法器
FPGA
流水线
吞吐量
Keywords
floating-point adder
FPGA
pipelining
throughput
分类号
TN431.2 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
FPGA实现的基4FFT处理器高效排序算法研究
伍万棱
邵杰
冼楚华
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2005
7
下载PDF
职称材料
2
一种深度流水线的浮点加法器
邵杰
伍万棱
余汉城
《电子器件》
CAS
2007
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部