期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种基于DSP的H.264到H.263实时转码器 被引量:2
1
作者 魏鼎力 邓熙 +1 位作者 葛宁 杨华中 《电视技术》 北大核心 2007年第11期38-40,65,共4页
设计了一种基于DSP的H.264到H.263实时转码器,充分利用视频编解码过程的冗余信息,对传统结构的转码器进行改进,降低了转码运算复杂度。结合TMS320DM642的特点在DSP平台上完成了这两种转码器的优化实现。最终实验数据表明,传统结构转码... 设计了一种基于DSP的H.264到H.263实时转码器,充分利用视频编解码过程的冗余信息,对传统结构的转码器进行改进,降低了转码运算复杂度。结合TMS320DM642的特点在DSP平台上完成了这两种转码器的优化实现。最终实验数据表明,传统结构转码器优化后转码速度能达到20f/s(帧/秒),而所设计的转码器则能实现CIF格式25f/s从H.264到H.263的实时转码,并且没有显著的视频质量损失。 展开更多
关键词 H.264标准 H.263标准 实时转码 优化
下载PDF
一种适用于H.264标准的高度并行双层流水线结构CAVLC编码器 被引量:2
2
作者 乔飞 魏鼎力 +1 位作者 杨华中 汪蕙 《电子学报》 EI CAS CSCD 北大核心 2010年第7期1705-1710,共6页
本文提出一种适用于H.264编码器的高度并行、双层流水线的CAVLC硬件实现结构.该结构设计了四路并行扫描统计模块,克服了以往结构每个时钟周期只能扫描一个系数的处理速率瓶颈;通过使用FIFO,平衡每一级流水线的处理延时,提高整个流水线... 本文提出一种适用于H.264编码器的高度并行、双层流水线的CAVLC硬件实现结构.该结构设计了四路并行扫描统计模块,克服了以往结构每个时钟周期只能扫描一个系数的处理速率瓶颈;通过使用FIFO,平衡每一级流水线的处理延时,提高整个流水线工作的效率;在各个编码模块内部也大量采用流水线结构,提高数据吞吐率.基于0.18μm CMOS工艺,新结构在166.7MHz工作频率下,综合等效门数为20685门,数据吞吐率为每秒处理27M系数块,甚至能够实时编码数字影视格式的视频(4096×2048@30fp/s).整个设计在数据吞吐率提高到以往结构的3.46倍的同时,硬件资源代价并没有显著的增加. 展开更多
关键词 H.264 基于上下文的自适应变长编码 编码器
下载PDF
我的老师
3
作者 魏鼎力 刘明(指导老师) 《快乐作文(高年级版)》 2012年第9期17-17,共1页
有一种人, 慈祥和蔼, 永生铭记。 她, 就是一盏明灯, 带我走出困境, 引我走向光明。
关键词 小学生 作文 语文学习 阅读知识
下载PDF
我想
4
作者 魏鼎力 《作文世界(小学版)》 2013年第3期F0002-F0002,共1页
我想 做一只 鸟儿 飞啊飞 飞到柳梢 亮开歌喉 大大咧咧露一手 我想 做一只鸟儿 飞啊飞 飞到田野张开大嘴
关键词 小学生 作文 语文学习 阅读知识
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部