期刊文献+
共找到10,844篇文章
< 1 2 250 >
每页显示 20 50 100
射频异构集成微系统多层级协同仿真建模与PDK技术综述
1
作者 刘军 高爽 +2 位作者 汪曾达 王大伟 陈展飞 《微电子学与计算机》 2024年第1期11-25,共15页
作为后摩尔技术的可选路径之一,基于异构集成工艺实现的集成微系统具有高集成度、低成本、高性能等优点,引起学术界和工业界的广泛关注。异构集成微系统设计是以系统为中心的多层级协同设计,对传统以晶体管为中心的设计方法和设计流程... 作为后摩尔技术的可选路径之一,基于异构集成工艺实现的集成微系统具有高集成度、低成本、高性能等优点,引起学术界和工业界的广泛关注。异构集成微系统设计是以系统为中心的多层级协同设计,对传统以晶体管为中心的设计方法和设计流程带来新的挑战,同时对设计环境的开发带来新的要求。本文对射频集成微系统设计中所需的基础器件/结构建模方法、多工艺混合工艺设计套件(Process Design Kit,PDK)技术、以及电路-模块-系统多层级协同仿真等技术最新进展进行综述。 展开更多
关键词 异构集成射频微系统 多层级协同仿真 建模方法 多工艺混合 工艺设计套件(PDK)
下载PDF
一款NoC总线的低功耗设计
2
作者 徐新宇 陈玉蓉 张猛华 《计算机应用文摘》 2024年第5期44-46,共3页
随着集成电路技术的飞速发展,其集成度和复杂度越来越高,导致芯片功耗问题日益严重。文章提出一套兼容片上网络(Net on Chip,NoC)总线的功耗管理总线,针对不同电源域进行低功耗管理,通过电源域开关协议将电源域状态同步到事务活动,且不... 随着集成电路技术的飞速发展,其集成度和复杂度越来越高,导致芯片功耗问题日益严重。文章提出一套兼容片上网络(Net on Chip,NoC)总线的功耗管理总线,针对不同电源域进行低功耗管理,通过电源域开关协议将电源域状态同步到事务活动,且不影响系统其他部分的操作。实验结果表明,功耗管理总线具有低成本、协议简单、兼容性好、轻量级等优势。 展开更多
关键词 NoC总线 低功耗 多电源域 协议
下载PDF
基于先进工艺的低功耗模拟集成电路设计
3
作者 肖扬 《集成电路应用》 2024年第1期50-51,共2页
阐述先进工艺的低功耗模拟集成电路设计,探讨模拟集成电路的基础知识,低功耗设计原理以及先进工艺技术的应用,分析一个高效、精密的模拟电路设计案例。
关键词 集成电路 先进工艺 低功耗 模拟电路
下载PDF
一种快速实现时序收敛的设计方法
4
作者 王虎虎 雷倩倩 +3 位作者 刘露 杨延飞 李连碧 冯松 《微电子学与计算机》 2024年第4期123-131,共9页
为了解决处理器时序收敛困难和设计时间长的问题,本文基于14 nm的定制化处理器(WS_CPU)提出了一种高效可靠的设计方法:(1)基于一种新型的FCHT(Flexible Configurable H-Tree)时钟结构,实现时钟信号均匀分配和减少绕线时间,同时采用CCOPT... 为了解决处理器时序收敛困难和设计时间长的问题,本文基于14 nm的定制化处理器(WS_CPU)提出了一种高效可靠的设计方法:(1)基于一种新型的FCHT(Flexible Configurable H-Tree)时钟结构,实现时钟信号均匀分配和减少绕线时间,同时采用CCOPT(Clock Concurrent Optimization)技术进行时钟树综合优化;(2)在综合阶段采用DCG(Design Compiler Graphical)模式和门控时钟插入技术,提前评估设计风险从而减少布局布线的迭代时间。验证结果表明,当WS_CPU时钟频率为1 GHz时,寄存器之间建立时间的时序余量为108 ps,有效地实现了时序快速收敛,同时FCHT结构相比传统平衡树、柔性H树、3级H树的芯片总功耗分别减少了7.71%、6.18%、7.87%;FCHT时钟结构相比传统平衡树在时序修复上节省了3156 min,相比柔性H树节省了5220 min的时序修复时间,缩短了芯片的设计周期。 展开更多
关键词 时序收敛 设计周期 FCHT时钟结构 柔性H树 时钟树综合
下载PDF
“数字集成电路设计”教学方法研究与探索
5
作者 郝礼才 彭春雨 +3 位作者 卢文娟 赵强 蔺智挺 吴秀龙 《电气电子教学学报》 2024年第1期177-179,共3页
当前安徽大学“数字集成电路设计”课程的开展存在诸多问题(如教学方法单一,验证性实验内容相对简单,实验课程考核机制单一等),因此教学方法亟须改进。针对课程的现状,立足于教学模式、教学内容和考核方式三个方面进行改革和探索,积极... 当前安徽大学“数字集成电路设计”课程的开展存在诸多问题(如教学方法单一,验证性实验内容相对简单,实验课程考核机制单一等),因此教学方法亟须改进。针对课程的现状,立足于教学模式、教学内容和考核方式三个方面进行改革和探索,积极探索“新工科”背景下数字集成电路设计的教学新方法,提出采用线上线下混合式教学方式,激发学生的学习兴趣,致力于提高学生的主观能动性和创新能力。 展开更多
关键词 数字集成电路设计 线上线下混合式教学 创新能力
下载PDF
一种基于芯片片内总线的DMA控制器芯片的设计与验证
6
作者 苏兴 刘威 《电子技术应用》 2024年第1期41-44,共4页
通过对片内总线的研究和理解,为最大化发挥总线优势,将直接存储访问技术和ICB总线结合,设计了一种基于ICB总线的DMA控制器。通过软件仿真验证了该控制器的逻辑功能,仿真结果表明其能够正常稳定运行。
关键词 ICB总线 DMA SOC
下载PDF
蒙哥马利模乘算法改进及硬件实现
7
作者 任仕伟 王华阳 +1 位作者 郝越 薛丞博 《北京理工大学学报》 EI CAS CSCD 2024年第3期306-311,共6页
在嵌入式和物联网等领域的加密应用场景中,需要在加密实现的性能和资源消耗之间找到综合效率最佳的平衡点.模乘法器是Rivest-Shamir-Adleman算法(RSA)和椭圆曲线密码(ECC)等公钥密码算法的核心运算模块,其资源占用和运算速度直接影响上... 在嵌入式和物联网等领域的加密应用场景中,需要在加密实现的性能和资源消耗之间找到综合效率最佳的平衡点.模乘法器是Rivest-Shamir-Adleman算法(RSA)和椭圆曲线密码(ECC)等公钥密码算法的核心运算模块,其资源占用和运算速度直接影响上层密码算法的整体性能.本文提出高效低延迟的蒙哥马利模乘算法可以有效降低运算量,减少硬件设计的复杂度,结合使用提出的5-2低延迟加法器进一步降低模乘法器的关键路径长度,从而提高算法的运行效率.在Xilinx-K7系列平台上实现的1024位模乘运算模块系统主频可达278 MHz,同时面积时间积(ATP)比已有同类算法提高了15%以上,综合效率表现最优.结果表明,改进后的蒙哥马利模乘算法硬件资源消耗低,适用于物联网等轻量级密码系统. 展开更多
关键词 加密算法 模乘 蒙哥马利 保留进位加法器
下载PDF
一种高效能可重构1024位大数乘法器的设计
8
作者 苏成 夏宏 《电子技术应用》 2024年第3期31-35,共5页
在SM9加密等算法中经常使用大数乘法,为了解决大数乘法中关键电路延迟过高、能耗过大的问题,设计了一种基于流水线的可重构1024位乘法器。使用64位乘法单元和128位先行进位加法单元,分20个周期流水产生最终结果,缓解了传统乘法器中加法... 在SM9加密等算法中经常使用大数乘法,为了解决大数乘法中关键电路延迟过高、能耗过大的问题,设计了一种基于流水线的可重构1024位乘法器。使用64位乘法单元和128位先行进位加法单元,分20个周期流水产生最终结果,缓解了传统乘法器中加法部分的延时,实现电路复用,有效减小能耗。在SMIC 0.18μm工艺库下,关键电路延迟2.5 ns,电路面积7.03 mm^(2),能耗576 mW。 展开更多
关键词 大数乘法器 流水线 华莱士树 可重构
下载PDF
基于AZFA技术的高精度低功耗Σ-Δ调制器
9
作者 李耀东 谷硕 +3 位作者 杨吉城 汪家奇 申人升 常玉春 《微处理机》 2024年第2期1-7,共7页
为满足高精度Σ-Δ调制器在实际应用中对于低功耗日益严格的要求,提出一种基于自稳零和双通道动态运放结合的AZFA技术的离散型Σ-Δ调制器。设计采用局部前馈、全局反馈的全差分二阶单bit量化结构,具有低功耗、低失调、低噪声、稳定性... 为满足高精度Σ-Δ调制器在实际应用中对于低功耗日益严格的要求,提出一种基于自稳零和双通道动态运放结合的AZFA技术的离散型Σ-Δ调制器。设计采用局部前馈、全局反馈的全差分二阶单bit量化结构,具有低功耗、低失调、低噪声、稳定性好的优点。整体电路采用SMICBCD 0.18μm工艺,工作电压为5 V。仿真结果表明,在过采样率(OSR)为512、采样时钟频率为163 kHz条件下,其信噪比、有效位数、整体功耗等相关指标均有优秀表现,适用于低速高精度低功耗系统的应用场景。 展开更多
关键词 Σ-Δ调制器 自稳零 双通道动态运放 AZFA技术
下载PDF
用于循环肿瘤细胞分选的双螺旋惯性微流控芯片设计与仿真
10
作者 魏亚菲 祖向阳 +1 位作者 宋克纳 胡志刚 《制造业自动化》 2024年第3期50-53,共4页
在弯曲流道中流体的惯性效应明显时,微流道中的微球受到惯性升力和Dean曳力发生侧向运动,从而实现微球分离。使用SolidWorks软件构建双螺旋微流控芯片模型,然后用Meshing软件进行网格划分,采用AnsysFluent软件对微流体中微球的运动状态... 在弯曲流道中流体的惯性效应明显时,微流道中的微球受到惯性升力和Dean曳力发生侧向运动,从而实现微球分离。使用SolidWorks软件构建双螺旋微流控芯片模型,然后用Meshing软件进行网格划分,采用AnsysFluent软件对微流体中微球的运动状态进行仿真模拟。结果显示:在较宽的雷诺数(25-375)下,双螺旋微流控芯片在惯性分选不同大小的微球时,S型结直经(2.25mm、2.7mm、3.15mm)、通道高度(100μm、125μm、150μm)对微球分选均有影响,微球的聚焦情况与微通道结构有关,通道结构改变,导致惯性升力和Dean曳力的变化,从而影响微球在微通道中的聚焦情况。在S型结直径为2.7mm、通道高度为100μm,雷诺数为200时,各微球之间距离最大,分选效果最佳。本研究为设计用于分选循环肿瘤细胞的微流控芯片设计提供理论依据和参考。 展开更多
关键词 惯性效应 CTCs分选 微流控芯片设计 仿真模拟
下载PDF
基于RC元件的几种常见电路形式分析
11
作者 宋林涛 卢煜龙 +1 位作者 张新锋 徐超 《中国新技术新产品》 2024年第4期52-54,共3页
本文主要针对日常雷达检修中信号电路波形易失真的现状,介绍了3种常用RC电路形式在雷达中的具体运用,分析了造成波形失真的主要诱因,列举了几种由电容器或电阻器损坏或参数变化导致的故障现象,给出了不同现象下应重点排查的方向,可为快... 本文主要针对日常雷达检修中信号电路波形易失真的现状,介绍了3种常用RC电路形式在雷达中的具体运用,分析了造成波形失真的主要诱因,列举了几种由电容器或电阻器损坏或参数变化导致的故障现象,给出了不同现象下应重点排查的方向,可为快速、高效解决此类电路故障提供参考。 展开更多
关键词 RC微分电路 RC耦合电路 RC积分电路
下载PDF
基于时间控制技术的双NMOS降压直流转换器
12
作者 梁博文 辛晓宁 +1 位作者 任建 聂彤 《微处理机》 2024年第1期23-26,共4页
为有效降低系统功耗,设计一种基于时间控制的降压直流转换器。该系统架构以时间作为处理变量,使用CMOS级类数字信号,同时不增加任何量化误差。在积分器设计中使用环形振荡器代替传统上的运算放大器,以有效降低功耗。增加延迟线,实现电... 为有效降低系统功耗,设计一种基于时间控制的降压直流转换器。该系统架构以时间作为处理变量,使用CMOS级类数字信号,同时不增加任何量化误差。在积分器设计中使用环形振荡器代替传统上的运算放大器,以有效降低功耗。增加延迟线,实现电压到时间的转换并求和,再利用一个简单的触发器产生PWM调制信号。本设计基于时间的控制,消除了高带宽误差放大器和模拟控制器中对脉宽调制器的需求,以及数字控制中对高分辨率ADC的需求,兼具数字和模拟控制的优点。通过测试表明,本设计整体架构仅使用7.6μA静态电流即可实现控制。 展开更多
关键词 BUCK电路 DC-DC转换器 低功耗 时间控制技术
下载PDF
JFET构成的运算放大器输入过压保护电路设计
13
作者 熊凌霄 王靖 +1 位作者 胡程源 李威 《微处理机》 2024年第1期1-4,共4页
为弥补传统运算放大器输入过压保护电路中电阻加钳位二极管结构的缺陷,设计一种新型输入过压保护电路。电路采用中科渝芯4μm双极工艺完成设计,主要由结型场效应管器件JFET以及钳位二极管构成,利用JFET沟道夹断原理使过压电流最终趋于饱... 为弥补传统运算放大器输入过压保护电路中电阻加钳位二极管结构的缺陷,设计一种新型输入过压保护电路。电路采用中科渝芯4μm双极工艺完成设计,主要由结型场效应管器件JFET以及钳位二极管构成,利用JFET沟道夹断原理使过压电流最终趋于饱和,实现过压保护功能。采用对称性设计,使正负过压下饱和过压电流相等。经仿真实验,结果表明此款运算放大器的输入过压保护电路相较传统结构噪声更小,对过压电流具有更强的限制作用,具有一定的应用价值。 展开更多
关键词 结型场效应管 运算放大器 过压保护
下载PDF
基于FPGA的CNN分类器设计
14
作者 方子卿 林瑞全 孙小坚 《电气开关》 2024年第1期64-68,共5页
传统CNN存在参数多,计算量大,部署在CPU与GPU上推理速度慢、功耗大的问题,为满足将卷积神经网络(Convolutional Neural Network,CNN)部署于嵌入式设备,实现实时图像采集与分类的需求,提出了一种基于FPGA平台的Mobilenet V2轻量级卷积神... 传统CNN存在参数多,计算量大,部署在CPU与GPU上推理速度慢、功耗大的问题,为满足将卷积神经网络(Convolutional Neural Network,CNN)部署于嵌入式设备,实现实时图像采集与分类的需求,提出了一种基于FPGA平台的Mobilenet V2轻量级卷积神经网络分类器的设计方案。采用Cameralink相机采集图像,设计了裁剪、乒乓缓存和量化的图像预处理方式,实现连续的图像采集,CNN每层分别占用资源与计算结构,实现连续图片处理。设计了一种PW与DW的流水线结构,全连接层的稀疏化计算优化策略,减少了计算量和处理延迟。单张图片分类耗时1.25ms,能耗比为14.50GOP/s/W。 展开更多
关键词 FPGA CAMERALINK CNN 流水线结构 稀疏化
下载PDF
基于FPGA的数模混合传输系统设计
15
作者 李天可 秦明伟 《集成电路应用》 2024年第1期22-25,共4页
阐述AM-2FSK混合调制方案作为数模信号合路传输的实现方案,选用性能指标满足要求的器件组成收发端电路,进行FPGA程序设计和仿真,发送端程序、接收端程序的各模块逻辑功能正确,仿真结果符合预期。进行性能验证,结果表明该传输系统能同时... 阐述AM-2FSK混合调制方案作为数模信号合路传输的实现方案,选用性能指标满足要求的器件组成收发端电路,进行FPGA程序设计和仿真,发送端程序、接收端程序的各模块逻辑功能正确,仿真结果符合预期。进行性能验证,结果表明该传输系统能同时传输和接收模拟信号和数字信号,接收到的信号波形规整无失真、接收端数码管显示的数据准确,数模混合传输系统得以实现并得到验证。 展开更多
关键词 电路设计 FPGA 模块设计 数模集成电路 功能测试
下载PDF
10~20GHz宽带低噪声放大器的设计和实现
16
作者 李鑫 肖曼琳 +1 位作者 杜鑫威 肖帅 《集成电路应用》 2024年第1期11-13,共3页
阐述一款采用0.25 GaAs pHEMT工艺、基于MMIC技术的10~20GHz宽带低噪声放大器设计。联合仿真结果表明,带内增益高达28dB,噪声系数低于1.9dB,输入和输出回波损耗均低于-15dB。该芯片具有宽带宽、集成度高和功耗低的特点。
关键词 电路设计 低噪声放大器 MMIC 电流复用 GAAS
下载PDF
一种低压高PSRR电流模带隙基准电压源的设计
17
作者 杨艳军 张成彬 +1 位作者 陈鸣 贺娟 《集成电路应用》 2024年第1期30-32,共3页
阐述一种改进型电流模带隙基准,通过改变传统结构中电流镜的比例,显著地提高了基准电压的PSRR。采用55nm CMOS工艺同时设计了这两种带隙基准电路,电源电压均为1.2V,输出基准电压为0.6V。Cadence仿真结果表明,传统电流模带隙基准和改进... 阐述一种改进型电流模带隙基准,通过改变传统结构中电流镜的比例,显著地提高了基准电压的PSRR。采用55nm CMOS工艺同时设计了这两种带隙基准电路,电源电压均为1.2V,输出基准电压为0.6V。Cadence仿真结果表明,传统电流模带隙基准和改进型电流模带隙基准在10Hz的PSRR分别为-63.7dB和-129.4dB,在-40~125℃的温度范围内,其温度系数分别为10.4ppm/℃和19.5ppm/℃。 展开更多
关键词 电子器件 带隙基准 电源抑制比 电流模式 温度系数
下载PDF
一种Brokaw结构的斩波稳定型带隙基准源设计
18
作者 邬森宇 刘一婷 《微处理机》 2024年第2期8-12,共5页
针对传统带隙基准电压源在工艺误差的影响下输出电压精度较低的问题,设计一款低失调电压斩波稳定型带隙基准电压源。该带隙基准电压源包含带隙基准源核心、基准电流源、折叠式共源共栅放大器、斩波器、陷波滤波器等,通过斩波器和陷波滤... 针对传统带隙基准电压源在工艺误差的影响下输出电压精度较低的问题,设计一款低失调电压斩波稳定型带隙基准电压源。该带隙基准电压源包含带隙基准源核心、基准电流源、折叠式共源共栅放大器、斩波器、陷波滤波器等,通过斩波器和陷波滤波器配合使用滤除掉放大器的失调电压和低频噪声。使用TSMC 0.18?滋m CMOS工艺,在Cadence Virtuoso平台进行验证,仿真结果表明该带隙基准源能稳定输出1.228 V基准电压,且具有较小的失调电压和较小的低频噪声,适用于高精度的应用场合。 展开更多
关键词 斩波调制 带隙基准 低失调 低噪声
下载PDF
基于Innovus的局部高密度布局规避方法
19
作者 李应利 王淑芬 《电子与封装》 2024年第1期40-44,共5页
标准单元布局是数字集成电路后端设计的重要环节之一,标准单元密度过高影响着工具的布线和时序的优化。采用UMC 28 nm工艺,基于Innovus的两种方法,解决由于局部高密度标准单元导致保持时间违例无法通过工具自动化修复的问题,在实现时序... 标准单元布局是数字集成电路后端设计的重要环节之一,标准单元密度过高影响着工具的布线和时序的优化。采用UMC 28 nm工艺,基于Innovus的两种方法,解决由于局部高密度标准单元导致保持时间违例无法通过工具自动化修复的问题,在实现时序优化的同时降低了动态IR Drop。结果表明,在PreCTS阶段设置setPlaceMode-place_global_max_density value对于后续时序优化效果更好,且动态IR Drop降低8.85%。 展开更多
关键词 数字后端设计 Innovus 局部高密度标准单元 时序优化
下载PDF
基于二阶边缘检测算法的随机架构设计
20
作者 刘志雨 解光军 《合肥工业大学学报(自然科学版)》 CAS 2024年第4期496-501,共6页
数字图像边缘是具有明显亮度变化的像素集合,边缘检测是识别图像边缘的最佳方法。其中,二阶边缘检测算法具有很强的边缘定位能力,但在硬件实现上需要消耗大量资源,且易受到电路的内部噪声影响。文章提出拉普拉斯(Laplace)和高斯拉普拉斯... 数字图像边缘是具有明显亮度变化的像素集合,边缘检测是识别图像边缘的最佳方法。其中,二阶边缘检测算法具有很强的边缘定位能力,但在硬件实现上需要消耗大量资源,且易受到电路的内部噪声影响。文章提出拉普拉斯(Laplace)和高斯拉普拉斯(Laplacian of Gaussian,LoG)2种常见二阶边缘检测算法的随机电路结构,并控制输入比特流的相关性来优化电路,进一步提高运行效率。实验结果表明,相比于传统的加权二进制实现,该电路消耗更少的功耗和电路面积,同时拥有更高的容错性。 展开更多
关键词 二阶边缘检测算法 容错 低成本设计 随机计算 低功耗设计
下载PDF
上一页 1 2 250 下一页 到第
使用帮助 返回顶部