期刊文献+
共找到3,831篇文章
< 1 2 192 >
每页显示 20 50 100
A New Design Method for Variable Digital Filter Based on Field Programmable Gate Array(FPGA) 被引量:2
1
作者 胡文静 仇润鹤 李外云 《Journal of Donghua University(English Edition)》 EI CAS 2012年第2期193-196,共4页
In order to obtain variable characteristics,the digital filter's type,number of taps and coefficients should be changed constantly such that the desired frequency-domain characteristics can be obtained.This paper ... In order to obtain variable characteristics,the digital filter's type,number of taps and coefficients should be changed constantly such that the desired frequency-domain characteristics can be obtained.This paper proposes a method for self-programmable variable digital filter(VDF) design based on field programmable gate array(FPGA).We implement a digital filter system by using custom embedded micro-processor,programmable finite impulse response(P-FIR) macro module,coefficient-loader,clock manager and analog/digital(A/D) or digital/analog(D/A) controller and other modules.The self-programmable VDF can provide the best solution for realization of digital filter algorithms,which are the low-pass,high-pass,band-pass and band-stop filter algorithms with variable frequency domain characteristics.The design examples with minimum 1 to maximum 32 taps FIR filter,based on Modelsim post-routed simulation and onboard running on XUPV5-LX110T,are provided to demonstrate the effectiveness of the proposed method. 展开更多
关键词 variable digital filter(VDF) field programmable gate array(fpga) embedded micro-processor(EMP)
下载PDF
Synthesis of Nonlinear Control of Switching Topologies of Buck-Boost Converter Using Fuzzy Logic on Field Programmable Gate Array (FPGA) 被引量:1
2
作者 Johnson A. Asumadu Vaidhyanathan Jagannathan Arkhom Chachavalnanont 《Journal of Intelligent Learning Systems and Applications》 2010年第1期36-42,共7页
An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the conv... An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the converter was mapped into a look-up table that was synthesized into a set of Boolean equations. A VLSI chip–a field programmable gate array (FPGA) was used to implement the Boolean equations. Features include the size of RAM chip independent of number of rules in the knowledge base, on-chip fuzzification and defuzzification, faster response with speeds over giga fuzzy logic inferences per sec (FLIPS), and an inexpensive VLSI chip. The key application areas are: 1) on-chip integrated controllers;and 2) on-chip co-integration for entire system of sensors, circuits, controllers, and detectors for building complete instrument systems. 展开更多
关键词 Multi-Fuzzy Logic Controller (MFLC) field programmable gate Array (fpga) BUCK-BOOST Converter BOOLEAN Look-Up TABLE CO-INTEGRATION
下载PDF
Novel Test Approach for Interconnect Resources in Field Programmable Gate Arrays
3
作者 Yong-Bo Liao Wen-Chang Li Ping Li Ai-Wu Ruan 《Journal of Electronic Science and Technology》 CAS 2011年第1期85-89,共5页
A novel test approach for interconnect resources (IRs) in field programmable gate arrays (FPGA) has been proposed.In the test approach,SBs (switch boxes) of IRs in FPGA has been utilized to test IRs.Furthermore,... A novel test approach for interconnect resources (IRs) in field programmable gate arrays (FPGA) has been proposed.In the test approach,SBs (switch boxes) of IRs in FPGA has been utilized to test IRs.Furthermore,configurable logic blocks (CLBs) in FPGA have also been employed to enhance driving capability and the position of fault IR can be determined by monitoring the IRs associated SBs.As a result,IRs can be scanned maximally with minimum configuration patterns.In the experiment,an in-house developed FPGA test system based on system-on-chip (SoC) hardware/software verification technology has been applied to test XC4000E family of Xilinx.The experiment results revealed that the IRs in FPGA can be tested by 6 test patterns. 展开更多
关键词 Configurable logic blocks configuretion pattern field programmable gate arrays interconnect resources test switch box.
下载PDF
一款基于新型Field Programmable Gate Array芯片的投影仪梯形校正系统研究与实现 被引量:5
4
作者 曹凤莲 沈庆宏 +1 位作者 盛任农 高敦堂 《南京大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第4期362-367,共6页
投影设备配备的梯形校正普遍存在校正范围小,画面的一些线条和字符边缘会出现毛刺和不平滑现象,矫正效果不理想.如果采用通用的图像处理芯片和复杂的算法,可以解决上述问题,但又会导致成本急剧上升.为了解决上述矛盾,提出一种基于FPGA(F... 投影设备配备的梯形校正普遍存在校正范围小,画面的一些线条和字符边缘会出现毛刺和不平滑现象,矫正效果不理想.如果采用通用的图像处理芯片和复杂的算法,可以解决上述问题,但又会导致成本急剧上升.为了解决上述矛盾,提出一种基于FPGA(Field Programmable Gate Array)芯片的新型梯形校正实现方案,解决了校正范围与锯齿失真的矛盾问题,并为进一步成为芯片级产品铺平了道路.图像处理采用kaiser窗函数和sinc函数相结合的方法进行插值,这样的滤波器改善了旁瓣抑制,具有较好的通带性能.介绍了梯形失真的产生和校正原理,提出了利用FPGA芯片XC3S400作为核心图像处理单元的梯形校正系统的硬件和软件实现,说明了该芯片结构、功能及特性,最后提供了校正的效果图. 展开更多
关键词 图像处理 梯形校正 field programmable gate ARRAY 锯齿失真
下载PDF
A high precision time-to-digital converter based on multi-phase clock implemented within Field-Programmable-Gate-Array 被引量:7
5
作者 CHEN Kai LIU Shubin AN Qi 《Nuclear Science and Techniques》 SCIE CAS CSCD 2010年第2期123-128,共6页
In this paper, the design of a coarse-fine interpolation Time-to-Digital Converter (TDC) is implemented in an ALTERA’s Cyclone FPGA. The carry-select chain performs as the tapped delay line. The Logic Array Block (LA... In this paper, the design of a coarse-fine interpolation Time-to-Digital Converter (TDC) is implemented in an ALTERA’s Cyclone FPGA. The carry-select chain performs as the tapped delay line. The Logic Array Block (LAB) having a propagation delay of 165 ps in the chain is synthesized as delay cell. Coarse counters triggered by the global clock count the more significant bits of the time data. This clock is also fed through the delay line, and LABs create the copies. The replicas are latched by the tested event signal, and the less significant bits are encoded from the latched binary bits. Single-shot resolution of the TDC can be 60 ps. The worst Differential Nonlinearity (DNL) is about 0.2 Least Significant Bit (LSB, 165 ps in this TDC module), and the Integral Nonlinearity (INL) is 0.6 LSB. In comparison with other architectures using the synchronous global clock to sample the taps, this architecture consumed less electric power and logic cells, and is more stable. 展开更多
关键词 现场可编程门阵列 时间数字转换器 位时钟 高精度 抽头延迟线 多相 基础 微分非线性
下载PDF
Fault Prediction and Diagnosis of Warship Equipment Field Programmable Gate Array Software
6
作者 LIU Bojiang YAN Ran +2 位作者 CHAI Haiyan HAN Xinyu TANG Longli 《Journal of Donghua University(English Edition)》 EI CAS 2018年第5期426-429,共4页
In order to solve the current high failure rate of warship equipment field programmable gate array( FPGA) software,fault detection is not timely enough and FPGA detection equipment is expensive and so on. After in-dep... In order to solve the current high failure rate of warship equipment field programmable gate array( FPGA) software,fault detection is not timely enough and FPGA detection equipment is expensive and so on. After in-depth research,this paper proposes a warship equipment FPGA software based on Xilinx integrated development environment( ISE) and ModelSim software.Functional simulation and timing simulation to verify the correctness of the logic design of the FPGA,this method is very convenient to view the signal waveform inside the FPGA program to help FPGA test engineers to achieve FPGA fault prediction and diagnosis. This test method has important engineering significance for the upgrading of warship equipment. 展开更多
关键词 field programmable gate Array(fpga) FAULT prediction DIAGNOSIS
下载PDF
基于FPGA的新能源低压直流配电系统暂态实时仿真研究
7
作者 王守相 张春雨 赵倩宇 《电工技术学报》 EI CSCD 北大核心 2024年第17期5365-5378,5393,共15页
对新能源低压直流配电系统开展暂态实时仿真研究对优化其运行控制具有重要作用。由于现场可编程门阵列(FPGA)内部集成了大量具有不同功能的电路,FPGA正成为电力系统暂态实时仿真领域主要的计算载体之一。该文面向新能源低压直流配电系... 对新能源低压直流配电系统开展暂态实时仿真研究对优化其运行控制具有重要作用。由于现场可编程门阵列(FPGA)内部集成了大量具有不同功能的电路,FPGA正成为电力系统暂态实时仿真领域主要的计算载体之一。该文面向新能源低压直流配电系统的暂态实时仿真需求,开发了一种基于FPGA的包含小型分布式风力发电、光伏发电以及蓄电池储能单元的新能源低压直流配电系统暂态实时仿真器。首先,研究构建了分布式发电单元和典型控制回路的计算模块,利用FPGA的并行计算特性并结合“算法-结构-有效匹配(AAA)”理念建立了底层模块串并联混合求解结构;然后,在节点分析法的框架下,建立了一种结合矩阵LDU分解和有向无环图(DAG)的电气系统节点电导矩阵并行求解方法;最后,在建立电气系统与控制系统并行求解架构的基础上,开发了一种基于FPGA的新能源低压直流配电系统暂态实时仿真器,通过将其仿真结果与PSCAD/EMTDC离线仿真平台的计算结果进行对比,验证了所开发暂态实时仿真器的有效性和准确性。 展开更多
关键词 现场可编程门阵列(fpga) 实时仿真 分布式发电 低压直流配电系统 并行计算
下载PDF
基于FPGA的PMLSM三矢量模型预测电流控制IP核设计及硬件在环验证
8
作者 谭会生 卿翔 肖鑫凯 《半导体技术》 CAS 北大核心 2024年第11期988-997,共10页
为了提升永磁直线同步电机(PMLSM)电流控制的稳态性能和执行速度,同时降低资源消耗,基于现场可编程门阵列(FPGA)设计了一个三矢量模型预测电流控制(TV-MPCC)知识产权(IP)核,并利用FPGA在环可视化验证方法,建立了一个PMLSM的TV-MPCC IP... 为了提升永磁直线同步电机(PMLSM)电流控制的稳态性能和执行速度,同时降低资源消耗,基于现场可编程门阵列(FPGA)设计了一个三矢量模型预测电流控制(TV-MPCC)知识产权(IP)核,并利用FPGA在环可视化验证方法,建立了一个PMLSM的TV-MPCC IP核验证系统。通过Simulink对TV-MPCC策略进行算法级仿真,并优化了基本电压矢量的作用顺序;采用并行与资源共享硬件优化技术设计并封装了一个TV-MPCC IP核,并对其进行了功能仿真;将设计部署在FPGA芯片XC7Z020CLG400-2上,利用FPGA在环可视化验证平台进行实验研究。结果表明,TV-MPCC策略下d、q轴电流跟踪误差和电流脉动均降低90%以上;FPGA工作在100 MHz下,实现一次算法的时间为0.62μs,仅为软件PyCharm执行时间的0.414%。 展开更多
关键词 永磁直线同步电机(PMLSM) 三矢量模型预测电流控制(TV-MPCC) 现场可编程门阵列(fpga) 电流跟踪误差 电流脉动
原文传递
一种基于FPGA的FTN-VLC系统设计与测试
9
作者 曹明华 王效兵 +3 位作者 陈鹏宇 张家玮 周洪涛 张悦 《光通信技术》 北大核心 2024年第2期1-6,共6页
为了提升可见光通信(VLC)系统的传输速率和频谱利用率,设计了一种基于现场可编程门阵列(FPGA)超奈奎斯特(FTN)-VLC系统。该系统主要由FPGA、数/模(D/A)转换器、低通滤波器、雪崩二极管、电流/电压(I/V)转换器和电压比较器组成。对系统... 为了提升可见光通信(VLC)系统的传输速率和频谱利用率,设计了一种基于现场可编程门阵列(FPGA)超奈奎斯特(FTN)-VLC系统。该系统主要由FPGA、数/模(D/A)转换器、低通滤波器、雪崩二极管、电流/电压(I/V)转换器和电压比较器组成。对系统的软件和硬件进行了仿真分析和性能测试。仿真与测试结果表明:当传输距离为0.5 m时,系统的数据传输速率可达10 Mb/s,频谱利用率较同等条件下的奈奎斯特光通信系统提升了18.25%。 展开更多
关键词 可见光通信 超奈奎斯特 现场可编程门阵列
下载PDF
应答器上行链路信号自适应解调方法的FPGA实现
10
作者 李建国 薛千树 陈明福 《科学技术与工程》 北大核心 2024年第20期8715-8722,共8页
为降低电磁干扰对信号传输的影响,分析了应答器上行链路信号传输过程及其易遭受干扰信号的特点,设计了基于符号最小均方误差(least mean square,LMS)算法的自适应解调方法。为在硬件平台中实现该解调方法,通过仿真计算,确定LMS算法的自... 为降低电磁干扰对信号传输的影响,分析了应答器上行链路信号传输过程及其易遭受干扰信号的特点,设计了基于符号最小均方误差(least mean square,LMS)算法的自适应解调方法。为在硬件平台中实现该解调方法,通过仿真计算,确定LMS算法的自适应算法中间变量变化范围,使用截位操作完成权值系数的更新,设置均衡器长度、步长因子、中值滤波系数分别为1、1/64、16,可在不占用过多硬件资源情况下获得良好的解调性能。解调算法在现场可编程门阵列(field programmable gata array,FPGA)上予以验证,实验表明,当信噪比为6 dB时,FPGA中自适应解调误码率为0.000001,在信噪比大于等于6 dB时,实测误码率与仿真分析误码率基本一致;FPGA自适应解调方法在列车不同速度等级下误码率均小于10^(-6)。 展开更多
关键词 应答器 自适应解调 最小均方误差(LMS)算法 现场可编程门阵列(fpga) 信噪比 误码率
下载PDF
基于FPGA的小信号高精度采集系统设计 被引量:1
11
作者 李小龙 江虹 +2 位作者 罗颖 陈逸飞 杨永健 《传感器与微系统》 CSCD 北大核心 2024年第5期79-82,共4页
针对激光打靶实验中对靶心温度和光照强度的高精度采集需求,以现场可编程门阵列(FPGA)为核心,实现了一种多路高精度采集系统。系统通过对信号源输出的模拟K型热电偶的信号进行采集,将采集的信号作为样本,估计出每个通道的增益误差和偏移... 针对激光打靶实验中对靶心温度和光照强度的高精度采集需求,以现场可编程门阵列(FPGA)为核心,实现了一种多路高精度采集系统。系统通过对信号源输出的模拟K型热电偶的信号进行采集,将采集的信号作为样本,估计出每个通道的增益误差和偏移量,借助最小二乘法得到每个通道修正误差所需要的系数,最后再通过配置AD7768实现对误差的修正。实验结果表明:在修正前增益误差为0.207 8%,修正之后增益误差为0.002 7%,采用修正方法后,实现采集误差在10μV以内,有效地提高了系统对微小信号的采集精度。 展开更多
关键词 现场可编程门阵列 高精度采集 AD7768 数据修正
下载PDF
基于FPGA的两阶段配电网拓扑实时辨识算法 被引量:1
12
作者 王冠淇 裴玮 +2 位作者 李洪涛 郝良 马丽 《电力系统自动化》 EI CSCD 北大核心 2024年第12期100-108,共9页
对配电网拓扑进行准确的实时辨识是电力系统安全稳定运行的基础,但随着新能源的接入以及配电网规模不断增大,配电网拓扑结构的动态变化愈加频繁且难以辨识。然而,现有配电网拓扑辨识算法所使用的历史数据需要人工对其进行拓扑标注,且拓... 对配电网拓扑进行准确的实时辨识是电力系统安全稳定运行的基础,但随着新能源的接入以及配电网规模不断增大,配电网拓扑结构的动态变化愈加频繁且难以辨识。然而,现有配电网拓扑辨识算法所使用的历史数据需要人工对其进行拓扑标注,且拓扑辨识时间长,难以实现配电网拓扑实时辨识。因此,文中提出了一种基于现场可编程逻辑门阵列(FPAG)的两阶段配电网拓扑结构实时辨识算法。该算法不需要预先给出配电网拓扑类别的数量,即可对已有历史数据进行相应的拓扑标注及分类,并且基于FPGA实现了对配电网拓扑的实时辨别。该算法分为2个阶段:第1阶段采用变分贝叶斯高斯混合模型,对已有历史数据进行相应的拓扑标注及分类;第2阶段采用麻雀搜索算法,使得支持向量机快速收敛得到最优参数,以实现对配电网拓扑结构的精准辨识。基于该算法,利用FPGA并行架构以及高速高密度特性建立了实时拓扑结构辨识平台。最后,通过算例分析验证了所提辨识方法的有效性和优越性。 展开更多
关键词 配电网 拓扑辨识 现场可编程逻辑门阵列(fpga) 变分贝叶斯高斯混合模型 麻雀搜索算法 支持向量机
下载PDF
基于FPGA的磁量热计数据采集系统研制
13
作者 李阳 徐利军 +9 位作者 刘蕴韬 朱保吉 张雨禾 金琦 周宗正 李元桥 林敏 郝丽杰 王洪亮 金诗淳 《同位素》 CAS 2024年第5期463-471,共9页
磁量热计是基于量热法的低温粒子探测器,可实现射线高分辨测量。为解决磁量热信号微弱易受到噪声影响导致信号采集困难的难题,本研究基于现场可编程门阵列(FPGA)研发了一套磁量热计数据采集系统,并对搭建的系统进行测试,成功实现了^(60... 磁量热计是基于量热法的低温粒子探测器,可实现射线高分辨测量。为解决磁量热信号微弱易受到噪声影响导致信号采集困难的难题,本研究基于现场可编程门阵列(FPGA)研发了一套磁量热计数据采集系统,并对搭建的系统进行测试,成功实现了^(60)Co能谱数据和磁量热信号噪声谱的采集,且能谱展宽与信号放大倍数之间的线性拟合R2达到0.978 1,表明该系统可有效实现信号采集。在离线模式下使用梯形滤波、平顶尖峰滤波、高斯滤波对传统核探测器信号、模拟及实际的磁量热信号分别进行成形效果及能量分辨力优化效果的对比,三者中平顶尖峰滤波性能最优越,可以使高纯锗对^(241)Am源59.54 keV的γ能量分辨力从0.598 keV提高到0.536 keV,验证了数字滤波的必要性,可为磁量热计数字滤波方法选择提供可靠依据。 展开更多
关键词 fpga 数据采集系统 梯形滤波 平顶尖峰滤波 高斯滤波
下载PDF
基于FPGA的卷积神经网络和视觉Transformer通用加速器
14
作者 李天阳 张帆 +2 位作者 王松 曹伟 陈立 《电子与信息学报》 EI CAS CSCD 北大核心 2024年第6期2663-2672,共10页
针对计算机视觉领域中基于现场可编程逻辑门阵列(FPGA)的传统卷积神经网(CNN)络加速器不适配视觉Transformer网络的问题,该文提出一种面向卷积神经网络和Transformer的通用FPGA加速器。首先,根据卷积和注意力机制的计算特征,提出一种面... 针对计算机视觉领域中基于现场可编程逻辑门阵列(FPGA)的传统卷积神经网(CNN)络加速器不适配视觉Transformer网络的问题,该文提出一种面向卷积神经网络和Transformer的通用FPGA加速器。首先,根据卷积和注意力机制的计算特征,提出一种面向FPGA的通用计算映射方法;其次,提出一种非线性与归一化加速单元,为计算机视觉神经网络模型中的多种非线性和归一化操作提供加速支持;然后,在Xilinx XCVU37P FPGA上实现了加速器设计。实验结果表明,所提出的非线性与归一化加速单元在提高吞吐量的同时仅造成很小的精度损失,ResNet-50和ViT-B/16在所提FPGA加速器上的性能分别达到了589.94 GOPS和564.76 GOPS。与GPU实现相比,能效比分别提高了5.19倍和7.17倍;与其他基于FPGA的大规模加速器设计相比,能效比有明显提高,同时计算效率较对比FPGA加速器提高了8.02%~177.53%。 展开更多
关键词 计算机视觉 卷积神经网络 TRANSFORMER fpga 硬件加速器
下载PDF
数字示波器中FPGA间高速信号传输同步方法
15
作者 高媛 赵禹 +1 位作者 王厚军 叶芃 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第2期219-226,共8页
数据采集系统是数字示波器(DSO)的核心组成单元,随着示波器带宽采样率的逐步提升,单片模数转换器(ADC)+现场可编辑门控阵列(FPGA)的架构难以满足超高速以及多通道的应用场景,因此,高端示波器中数据采集系统普遍采用“主从”FPGA控制架... 数据采集系统是数字示波器(DSO)的核心组成单元,随着示波器带宽采样率的逐步提升,单片模数转换器(ADC)+现场可编辑门控阵列(FPGA)的架构难以满足超高速以及多通道的应用场景,因此,高端示波器中数据采集系统普遍采用“主从”FPGA控制架构。在该架构下,多个FPGA之间信号的同步传输是实现采集系统的同步和精确采集的重要前提。针对多FPGA板卡之间的信号同步传输问题,提出了一种FPGA之间高速信号同步传输的方法,借助FPGA的IODELAY单元,通过测试数据训练找到最稳定的同步传输区间,实现多FPGA之间的同步传输。在自研的数字示波器上的实验表明,该方法能够有效实现FPGA之间高速信号的同步传输。 展开更多
关键词 超高速数据采集系统 现场可编辑门控阵列 传输同步 数字存储示波器
下载PDF
一种FPGA⁃TDC防气泡误差编码器设计
16
作者 陆江镕 李文昌 +2 位作者 刘剑 张天一 王彦虎 《半导体技术》 CAS 北大核心 2024年第5期471-475,482,共6页
在设计基于现场可编程门阵列(FPGA)的时间数字转换器(TDC)时,时钟偏斜等因素产生的气泡误差会造成抽头延迟链(TDL)中的延迟单元失效,导致TDC的分辨率变差。提出了一种防气泡误差编码器,通过统计抽头延迟链中发生变化的抽头个数,该编码... 在设计基于现场可编程门阵列(FPGA)的时间数字转换器(TDC)时,时钟偏斜等因素产生的气泡误差会造成抽头延迟链(TDL)中的延迟单元失效,导致TDC的分辨率变差。提出了一种防气泡误差编码器,通过统计抽头延迟链中发生变化的抽头个数,该编码器使抽头延迟链跳变顺序按照时间顺序映射,从而消除气泡误差的影响。利用Xilinx Virtex UltraScale+FPGA对该防气泡误差编码器的有效性进行验证,使用该编码器后,基于双端采样法的抽头延迟链TDC分辨率由3.18 ps提升至1.76 ps。实验结果表明,所提出的防气泡误差编码器能够解决气泡误差导致的延迟单元失效的问题,避免分辨率的损失。 展开更多
关键词 时间数字转换器(TDC) 现场可编程门阵列(fpga) 气泡误差 编码器 抽头延迟链(TDL)
原文传递
基于FPGA的仿造数码迷彩生成系统研究
17
作者 杜向坤 牛春晖 +1 位作者 王晨 刘鑫 《激光技术》 CAS CSCD 北大核心 2024年第5期711-718,共8页
为了解决传统仿造数码迷彩生成算法开发平台灵活性不足的问题,提出了一种基于现场可编程门阵列(FPGA)的仿造数码迷彩生成算法。采用直方图统计提取主要颜色信息,将背景图像马赛克化获得颜色分布信息,依据色差进行主色替换得到仿造数码... 为了解决传统仿造数码迷彩生成算法开发平台灵活性不足的问题,提出了一种基于现场可编程门阵列(FPGA)的仿造数码迷彩生成算法。采用直方图统计提取主要颜色信息,将背景图像马赛克化获得颜色分布信息,依据色差进行主色替换得到仿造数码迷彩的方法,取得了不同主色数量、色差计算权重、颜色量化数量下的数据。结果表明,颜色量化为3600种后,提取出4种主色作为仿造数码迷彩主色,根据色差主色替换时色彩权重3∶6∶1,生成的仿造数码迷彩具有良好的伪装效果,且基于FPGA实现该算法时系统占用资源少,处理800 pixels×480 pixels分辨率的单帧彩色图像所需时间仅为22.21 ms,满足动态场景下生成仿造数码迷彩的实时性需求。该研究为主动伪装技术提供了参考。 展开更多
关键词 图像处理 仿造数码迷彩 直方图统计 颜色量化 现场可编程门阵列
下载PDF
基于FPGA的无人机非平稳信道动态模拟研究
18
作者 房胜 毛开 +3 位作者 王满喜 华博宇 宋茂忠 朱秋明 《航空兵器》 CSCD 北大核心 2024年第1期89-96,共8页
针对无人机高速移动导致的信道状态快速时变以及多普勒频率起伏大的特点,本文基于现场可编程门阵列平台设计了无人机非平稳信道模拟方案。该方案采用调频谐波叠加方法产生非平稳信道衰落,并提出了一种信道参数实时产生算法,提高了信道... 针对无人机高速移动导致的信道状态快速时变以及多普勒频率起伏大的特点,本文基于现场可编程门阵列平台设计了无人机非平稳信道模拟方案。该方案采用调频谐波叠加方法产生非平稳信道衰落,并提出了一种信道参数实时产生算法,提高了信道模拟的实时性,保证了信道状态的实时更新。同时,针对多普勒频率起伏大导致的功率随机波动问题,本文设计了一种自适应功率均衡模块,使得输出功率最大波动仅为1.13%,保证了衰落功率的稳定性。最后,硬件消耗资源结果表明,相较于复播方案以及预存式方案,本文方案对存储资源的消耗分别降低了52.44%和9.31%,更适合长时间无人机非平稳信道衰落的模拟。同时,实测分析结果表明,相较于未均衡的模拟方案,本文硬件模拟方案输出的信道特性如路径损耗和多普勒功率谱密度与理论结果更加吻合,可用于无人机通信系统的设计、优化等领域。 展开更多
关键词 无人机 非平稳信道 信道模拟 现场可编程门阵列 路径损耗 动态场景
下载PDF
FPGA-Based Efficient Programmable Polyphase FIR Filter 被引量:3
19
作者 陈禾 熊承欢 +1 位作者 仲顺安 王华 《Journal of Beijing Institute of Technology》 EI CAS 2005年第1期4-8,共5页
The modelling, design and implementation of a high-speed programmable polyphase finite impulse response (FIR) filter with field programmable gate array (FPGA) technology are described. This FIR filter can run automati... The modelling, design and implementation of a high-speed programmable polyphase finite impulse response (FIR) filter with field programmable gate array (FPGA) technology are described. This FIR filter can run automatically according to the programmable configuration word including symmetry/asymmetry, odd/even taps, from 32 taps up to 256 taps. The filter with 12 bit signal and 12 bit coefficient word-length has been realized on a Xilinx VirtexⅡ-v1500 device and operates at the maximum sampling frequency of (160 MHz.) 展开更多
关键词 finite impulse response (FIR) filter POLYPHASE field programmable gate array (fpga)
下载PDF
基于ATE的千级数量管脚FPGA多芯片同测技术
20
作者 秦立君 余永涛 +2 位作者 罗军 李军求 庞水全 《电子技术应用》 2024年第7期51-54,共4页
随着超大规模FPGA芯片技术发展,芯片管脚数量提升到1000以上,如何实现超大规模多引脚FPGA芯片高效测试成为ATE在线测试难点。针对一款千级数量管脚超大规模的FPGA芯片,基于FPGA的可编程特性,采用多芯片有效pin功能并行测试和单芯片全pi... 随着超大规模FPGA芯片技术发展,芯片管脚数量提升到1000以上,如何实现超大规模多引脚FPGA芯片高效测试成为ATE在线测试难点。针对一款千级数量管脚超大规模的FPGA芯片,基于FPGA的可编程特性,采用多芯片有效pin功能并行测试和单芯片全pin电性能参数测试相结合的方法进行ATE测试,实现了千级数量管脚FPGA芯片的4芯片同测,测试效率提升3倍多。 展开更多
关键词 现场可编程门阵列 自动化测试系统 多芯片同测 功能测试
下载PDF
上一页 1 2 192 下一页 到第
使用帮助 返回顶部